-
公开(公告)号:CN109978161A
公开(公告)日:2019-07-05
申请号:CN201910268608.5
申请日:2019-04-04
Applicant: 吉林大学
Abstract: 本发明公开了一种通用的卷积‑池化同步处理卷积核系统,属于机器学习中卷积神经网络加速技术领域。针对现有的机器学习方法采用软件实现,存在计算能力有限,成本较高等问题,本发明采用硬件设计实现机器学习,以卷积‑池化同步处理的方式来实现对卷积神经网络进行加速的目的,能够在准确率不改变的前提下,能够快速、低功耗、高效率的实现机器学习。现有的卷积神经网络通常的卷积核为固定大小,不能够适应各种设计需要,本发明中的卷积核,能够改变卷积核大小、步长等参数,能够适应各种情况下的设计需要。
-
公开(公告)号:CN109978161B
公开(公告)日:2022-03-04
申请号:CN201910268608.5
申请日:2019-04-04
Applicant: 吉林大学
Abstract: 本发明公开了一种通用的卷积‑池化同步处理卷积核系统,属于机器学习中卷积神经网络加速技术领域。针对现有的机器学习方法采用软件实现,存在计算能力有限,成本较高等问题,本发明采用硬件设计实现机器学习,以卷积‑池化同步处理的方式来实现对卷积神经网络进行加速的目的,能够在准确率不改变的前提下,能够快速、低功耗、高效率的实现机器学习。现有的卷积神经网络通常的卷积核为固定大小,不能够适应各种设计需要,本发明中的卷积核,能够改变卷积核大小、步长等参数,能够适应各种情况下的设计需要。
-
公开(公告)号:CN110083563B
公开(公告)日:2022-10-28
申请号:CN201910255693.1
申请日:2019-04-01
Applicant: 吉林大学
IPC: G06F13/40
Abstract: 本发明公开了一种基于循环优先级实现公平仲裁的仲裁电路,属于集成电路技术领域,由若干个仲裁单元构成,所述仲裁单元包括优先级选择单元、请求产生单元及应答产生单元,该电路通过引入计数器,利用计数器交替产生0和1的特点,判断出了奇偶次冲突,并利用输出结果控制强制拉高或拉低以干扰RS触发器的亚稳态,使整个电路的延时降低。同时两个开关同时作用确保了电路的稳定性,双向确保了亚稳态性被干扰,不会出现结果不定的情况,极大地增强了电路的鲁棒性。整体电路减少了门级电路的个数,减少了延时模块的使用,极大地降低了功耗,减少了延迟,减少了电路面积,实现了低功耗,少延迟,面积小性能稳定的公平仲裁电路。
-
公开(公告)号:CN110083563A
公开(公告)日:2019-08-02
申请号:CN201910255693.1
申请日:2019-04-01
Applicant: 吉林大学
IPC: G06F13/40
Abstract: 本发明公开了一种基于循环优先级实现公平仲裁的仲裁电路,属于集成电路技术领域,由若干个仲裁单元构成,所述仲裁单元包括优先级选择单元、请求产生单元及应答产生单元,该电路通过引入计数器,利用计数器交替产生0和1的特点,判断出了奇偶次冲突,并利用输出结果控制强制拉高或拉低以干扰RS触发器的亚稳态,使整个电路的延时降低。同时两个开关同时作用确保了电路的稳定性,双向确保了亚稳态性被干扰,不会出现结果不定的情况,极大地增强了电路的鲁棒性。整体电路减少了门级电路的个数,减少了延时模块的使用,极大地降低了功耗,减少了延迟,减少了电路面积,实现了低功耗,少延迟,面积小性能稳定的公平仲裁电路。
-
-
-