-
公开(公告)号:CN105052025B
公开(公告)日:2019-07-30
申请号:CN201480015789.6
申请日:2014-02-12
Applicant: 法雷奥电机控制系统公司
Inventor: D.奥斯瓦尔德
CPC classification number: H03H1/0007 , H01F27/24 , H01F27/2823 , H02M1/126 , H02M1/44 , H02M2001/123 , H03H7/0115 , H03H7/06 , H03H7/09 , H03H7/427
Abstract: 一种用于滤除电磁干扰的设备(1),包括:‑多个并联安放的电导体(5),每个导体(5)包括放置于导体(5)的第一端(7)和第二端(8)之间的第一线圈(10),所述第一线圈(10)磁性耦接在一起并且呈现一个且相同的第一匝数,所述导体(5)的第一端(7)和第二端(8)分别定义了关于设备的第一端子(7)和第二端子(8),‑多个电容器(13),每个电容器(13)安放在电导体(5)的第二端(8)和设备的第三端子(15)之间,以及‑附加电路(20),包括与第一线圈(10)磁性耦合并呈现第二匝数的第二线圈(21),所述电路(20)还包括附加线圈(23)。
-
公开(公告)号:CN105684306B
公开(公告)日:2018-08-10
申请号:CN201480058897.1
申请日:2014-05-21
Applicant: 株式会社村田制作所
Inventor: 增田博志
CPC classification number: H03H7/0115 , H01F17/00 , H01F17/0013 , H01F27/00 , H01F27/2804 , H01F2017/0026 , H01G4/40 , H03H7/09 , H03H7/12 , H03H7/1716 , H03H7/1766 , H03H2001/0085
Abstract: 提供一种能力图降低插入损耗并同时在通带以外的频带获得充分的衰减量的电子元器件。该电子元器件具备:元件主体;以及串联的第一LC并联谐振器至第nLC并联谐振器,第一LC并联谐振器至第nLC并联谐振器分别包含第一电感器至第n电感器、及第一电容器至第n电容器,第一电感器至第n电感器以在第1方向依次排列的方式设置于元件主体,第一电感器及第n电感器呈环绕于沿着与第1方向正交的第2方向的卷绕轴的漩涡状或螺旋状,第二电感器至第n‑1电感器中的至少一个电感器呈环绕于沿着第1方向的卷绕轴的螺旋状。
-
公开(公告)号:CN108306661A
公开(公告)日:2018-07-20
申请号:CN201810029024.8
申请日:2018-01-12
Applicant: 英飞凌科技股份有限公司 , 帕多瓦大学信息工程学院(DEI)
IPC: H04B7/0413 , H04B7/08
Abstract: 根据一个实施例,描述了射频延迟线,该射频延迟线包括:包含多个第一电感器的第一导体;包含多个第二电感器的第二导体,其中多个第一电感器中的每个第一电感器对应于多个第二电感器中的相应一个第二电感器;以及多个电感器对,每个电感器对包括第一电感器和对应的第二电感器。对于多个电感器对中的每个电感器对,第一电感器和对应的第二电感器被布置为使得第一电感器的电感器区域与对应的第二电感器的电感器区域重叠。
-
公开(公告)号:CN105280991B
公开(公告)日:2018-05-29
申请号:CN201510776692.3
申请日:2015-11-13
Applicant: 南京米乐为微电子科技有限公司
IPC: H01P1/18
Abstract: 本发明公开了一种超宽带数字移相器,该移相器包括耦合器、第一和第二阻抗网络;耦合器由螺旋形电感耦合单元级联而成;每级螺旋形电感耦合单元包括相互耦合的第一螺旋电感和第二螺旋电感;各螺旋形电感耦合单元之间通过各级的第一螺旋电感串联和各级的第二螺旋电感串联实现多级级联;从外部到内部耦合器中各螺旋形电感耦合单元的耦合间距或微带线宽逐渐递减。所述阻抗网络采用LC电路以及开关元件实现,用开关切换阻抗网络的状态,从而产生相移,结构合理,易于实现;本移相器结构紧凑,占用面积小,宽带特性良好,在集成芯片应用中具有较大优势和应用空间。
-
公开(公告)号:CN107527728A
公开(公告)日:2017-12-29
申请号:CN201710467144.1
申请日:2017-06-19
Applicant: 松下知识产权经营株式会社
CPC classification number: H03H7/427 , H01F17/00 , H01F17/0013 , H01F17/04 , H01F27/29 , H01F2017/0066 , H03H7/09 , H03H2001/0035 , H01F27/2804 , H01F27/28 , H01F2027/2809
Abstract: 提供一种共模噪声滤波器,其具备:层叠体,其在内部构成了多个层面;以及第一螺旋状导体和第二螺旋状导体,其分别设置在层叠体的内部的互不相同的层面。第一螺旋状导体具有:第一螺旋状导线部;第一焊盘部,其设置在第一螺旋状导线部的外侧端;以及第二焊盘部,其设置在螺旋状导线部的内侧端。第二螺旋状导体具有:第二螺旋状导线部;第三焊盘部,其设置在第二螺旋状导线部的外侧端;以及第四焊盘部,其设置在第二螺旋状导线部的内侧端。第一螺旋状导线部与第二螺旋状导线部对置。第二焊盘部与第四焊盘部在俯视下不重叠。
-
公开(公告)号:CN104702242B
公开(公告)日:2017-11-21
申请号:CN201410742342.0
申请日:2014-12-05
Applicant: 株式会社村田制作所
IPC: H03H19/00
CPC classification number: H03H7/0161 , H03H7/0115 , H03H7/0123 , H03H7/09 , H03H7/1758 , H03H2001/0085
Abstract: 本发明提供了一种变频谐振电路,在所设定的多个通频带中,通频带带宽几乎不发生变化。变频谐振电路(10),包括:第一输入输出端子(P1),第二输入输出端子(P2);在连接第一、第二输入输出端子(P1),(P2)的传输线和地线之间,连接有谐振电路部rc,该谐振电路部rc由电感(21)和第一、第二LC串联电路组成。第一LC串联电路由电感(22)和可变电容(31)串联连接而成的电路构成。第二LC串联电路由电感(23)和固定电容(32)串联连接而成的电路构成。第一LC串联电路和第二LC串联电路并联连接在电感(21)和地线之间。电感(21)和电感(22)被设置为可发生正耦合的相互感应。
-
公开(公告)号:CN107004492A
公开(公告)日:2017-08-01
申请号:CN201580068660.6
申请日:2015-12-28
Applicant: 高通股份有限公司
Inventor: G·科勒门斯
CPC classification number: H03H7/38 , H01F27/2823 , H01F2021/125 , H03F1/565 , H03F3/245 , H03H7/09 , H03H2007/013
Abstract: 本公开的某些方面提供了一种集成的阻抗匹配和滤波电路。一个示例电路一般包括具有第一电感器的阻抗匹配电路和具有谐振频率并且包括磁耦合到第一电感器的第二电感器的谐振电路。谐振电路被配置成将谐振频率从阻抗匹配电路滤除。在某些方面,谐振电路可以进一步包括电容器。第二电感器可以包括具有间隙的金属的环,并且电容器可以包括在围绕该间隙的环的端部之间的介电材料。对于其他方面,电容器可以是具有固定值或可变值的集成电路元件。
-
公开(公告)号:CN106159925A
公开(公告)日:2016-11-23
申请号:CN201510156242.4
申请日:2015-04-03
Applicant: 富士康(昆山)电脑接插件有限公司 , 鸿腾精密科技股份有限公司
Inventor: 徐勇春
IPC: H02H9/04
CPC classification number: H03H7/0115 , H02H9/005 , H03H7/0138 , H03H7/09 , H03H7/427
Abstract: 一种网络防突波电路,其电性设置于网络芯片和网线之间,所述网络防突波电路包括:用以电性连接网线的网线侧、用以电性连接网线芯片的芯片侧、以及设置于网线侧和芯片侧之间的至少一信号传输通道,所述传输通道设有具有一次侧和二次侧的隔离变压器,所述一次侧电性连接于网线侧,所述二次侧电性连接于芯片侧,其中所述一次侧的中心抽头直接电性连接至接地端,所述二次侧的中心抽头也直接电性连接至接地端,所述二次侧还具有两连接端,一连接端串联一电容器后电性连接至芯片侧。应用网络防突波电路的网络防突波装置也一并公开。
-
-
公开(公告)号:CN104541404B
公开(公告)日:2016-08-24
申请号:CN201380038367.6
申请日:2013-07-03
Applicant: 株式会社村田制作所
Abstract: 本发明提供一种在抑制放大电路的效率劣化的状态下实现了宽带化的发送模块。通过使电容器(Cj)与不可逆电路(3)并联连接,能够在使用功率放大器(2)的、即用于通信的规定频带中,调整不可逆电路(3)的输入阻抗,缩短不可逆电路(3)的输入端子(P2)的阻抗曲线(反射系数S11)的长度,并且通过设置在功率放大器(2)的输出端子(P1)与不可逆电路(3)的输入端子(P2)之间的级间用匹配电路(7)(输入用匹配电路(6)),能够将功率放大器(2)的输出阻抗和不可逆电路(3)的输入阻抗在宽频带中进行匹配,因此能够提供在抑制功率放大器(2)的效率劣化的状态下实现了宽带化的发送模块(1)。
-
-
-
-
-
-
-
-
-