-
公开(公告)号:CN119472229A
公开(公告)日:2025-02-18
申请号:CN202411502789.0
申请日:2024-10-25
Applicant: 鹏城实验室
Abstract: 本申请公开了一种时间同步装置及方法,涉及时间同步技术领域,包括:卫星导航模块接收卫星信号,根据卫星信号输出第一秒脉冲信号和时间戳信号,将时间戳信号发送至授时从设备,将第一秒脉冲信号发送至数字鉴相器;数字鉴相器接收数字振荡器发送的第二秒脉冲信号,根据第一秒脉冲信号和第二秒脉冲信号得到鉴相值,将鉴相值输入至第一滤波器或第二滤波器进行滤波,得到滤波信号;数字振荡器接收滤波信号,对滤波信号进行处理,得到目标秒脉冲信号;授时从设备接收目标秒脉冲信号,根据目标秒脉冲信号和时间戳进行时间同步。通过数字鉴相器、第一滤波器以及数字振荡器构成抖动抵消装置,用于降低卫星导航模块输出的秒脉冲的抖动,提高时间同步的准确性。
-
公开(公告)号:CN112769527A
公开(公告)日:2021-05-07
申请号:CN202011631258.3
申请日:2020-12-30
Applicant: 鹏城实验室
Abstract: 本发明公开了一种基于码块组的HARQ‑ACK反馈方法、装置及终端,方法包括:接收发送端发送的目标传输块,对目标传输块中的码块进行解调,确定目标传输块中的各个码块的解调结果;根据目标传输块中的码块的数量以及解调结果将目标传输块中的码块划分为至少一个目标码块组,每个目标码块组中包括至少一个码块;根据至少一个目标码块组中包含的码块的解调结果向发送端反馈目标传输块的重传信息。本发明能够节省通信过程中的上行信令开销。
-
公开(公告)号:CN112769527B
公开(公告)日:2022-05-20
申请号:CN202011631258.3
申请日:2020-12-30
Applicant: 鹏城实验室
Abstract: 本发明公开了一种基于码块组的HARQ‑ACK反馈方法、装置及终端,方法包括:接收发送端发送的目标传输块,对目标传输块中的码块进行解调,确定目标传输块中的各个码块的解调结果;根据目标传输块中的码块的数量以及解调结果将目标传输块中的码块划分为至少一个目标码块组,每个目标码块组中包括至少一个码块;根据至少一个目标码块组中包含的码块的解调结果向发送端反馈目标传输块的重传信息。本发明能够节省通信过程中的上行信令开销。
-
公开(公告)号:CN111526120B
公开(公告)日:2022-04-01
申请号:CN202010207608.7
申请日:2020-03-23
Applicant: 鹏城实验室
Abstract: 本发明公开了一种多级流水线电路生成TCP校验和的方法,所述方法在接收到数据请求报文时,根据所述TCP/IP头部信息确定其对应的第二标识码;根据所述数据请求报文确定读取其对应的存储报文的第一标识码;基于所述第一标识码和第二标识码生成TCP校验和。本发明仅采用TCP伪头部和头部内容计算检验和,不将净荷数据作为校验和运算的一部分,在校验和运算中插入多级流水线电路,从而提高电路运行频率,增大系统吞吐率。
-
公开(公告)号:CN112445269B
公开(公告)日:2024-04-09
申请号:CN202011205883.1
申请日:2020-11-02
Applicant: 鹏城实验室
Abstract: 本发明公开了时钟切换方法、复杂可编程逻辑器件及FPGA板卡。方法包括:接收第一时钟并发送至PHY芯片,第一时钟为本地晶振时钟;接收第一完成信号,在接收到第一完成信号后将发送至所述PHY芯片的第一时钟切换为时钟芯片产生的第二时钟;其中,第一完成信号是中央处理器完成获取上层应用程序及逻辑版本后输出的信号。本发明先将本地时钟供给给PHY芯片,在中央处理器完成获取上层应用程序及逻辑版本并且时钟芯片产生时钟后,将发送给PHY芯片的时钟切换为时钟芯片产生的时钟,保证PHY芯片在上电时就可以获得时钟,在完成获取上层应用程序及逻辑版本后切换为以太网时钟,保证了调试网口与业务网口的正常工作。
-
公开(公告)号:CN111526120A
公开(公告)日:2020-08-11
申请号:CN202010207608.7
申请日:2020-03-23
Applicant: 鹏城实验室
Abstract: 本发明公开了一种多级流水线电路生成TCP校验和的方法,所述方法在接收到数据请求报文时,根据所述TCP/IP头部信息确定其对应的第二标识码;根据所述数据请求报文确定读取其对应的存储报文的第一标识码;基于所述第一标识码和第二标识码生成TCP校验和。本发明仅采用TCP伪头部和头部内容计算检验和,不将净荷数据作为校验和运算的一部分,在校验和运算中插入多级流水线电路,从而提高电路运行频率,增大系统吞吐率。
-
公开(公告)号:CN117241428B
公开(公告)日:2024-02-13
申请号:CN202311485441.0
申请日:2023-11-09
Applicant: 鹏城实验室
Abstract: 本发明涉及灯光控制技术领域,公开了一种光源控制系统及光源控制方法,该系统包括:时钟控制信号模块接收光源亮度数据,并将光源亮度数据发送至阵列功率驱动模块;在光源亮度数据发送完成后,向阵列功率驱动模块发送光源同步信号,光源同步信号为根据刷新频率生成的周期性信号;阵列功率驱动模块在接收到光源同步信号时,根据光源亮度数据同步本地驱动发光阵列板中各发光单元。本发明中时钟控制信号模块将接收的光源亮度数据发送至阵列功率驱动模块后,向其发送光源同步信号,阵列功率驱动模块在接收到光源同步信号时根据光源亮度数据驱动发光阵列板,解决了通过逐行扫描模式进行时钟控制时存在时序限制,导致控制精度较低的技术问题。
-
公开(公告)号:CN117241428A
公开(公告)日:2023-12-15
申请号:CN202311485441.0
申请日:2023-11-09
Applicant: 鹏城实验室
Abstract: 本发明涉及灯光控制技术领域,公开了一种光源控制系统及光源控制方法,该系统包括:时钟控制信号模块接收光源亮度数据,并将光源亮度数据发送至阵列功率驱动模块;在光源亮度数据发送完成后,向阵列功率驱动模块发送光源同步信号,光源同步信号为根据刷新频率生成的周期性信号;阵列功率驱动模块在接收到光源同步信号时,根据光源亮度数据同步本地驱动发光阵列板中各发光单元。本发明中时钟控制信号模块将接收的光源亮度数据发送至阵列功率驱动模块后,向其发送光源同步信号,阵列功率驱动模块在接收到光源同步信号时根据光源亮度数据驱动发光阵列板,解决了通过逐行扫描模式进行时钟控制时存在时序限制,导致控制精度较低的技术问题。
-
公开(公告)号:CN112445269A
公开(公告)日:2021-03-05
申请号:CN202011205883.1
申请日:2020-11-02
Applicant: 鹏城实验室
Abstract: 本发明公开了时钟切换方法、复杂可编程逻辑器件及FPGA板卡。方法包括:接收第一时钟并发送至PHY芯片,第一时钟为本地晶振时钟;接收第一完成信号,在接收到第一完成信号后将发送至所述PHY芯片的第一时钟切换为时钟芯片产生的第二时钟;其中,第一完成信号是中央处理器完成获取上层应用程序及逻辑版本后输出的信号。本发明先将本地时钟供给给PHY芯片,在中央处理器完成获取上层应用程序及逻辑版本并且时钟芯片产生时钟后,将发送给PHY芯片的时钟切换为时钟芯片产生的时钟,保证PHY芯片在上电时就可以获得时钟,在完成获取上层应用程序及逻辑版本后切换为以太网时钟,保证了调试网口与业务网口的正常工作。
-
-
-
-
-
-
-
-