-
公开(公告)号:CN117751337B
公开(公告)日:2025-02-25
申请号:CN202280053950.3
申请日:2022-07-11
Applicant: 高通股份有限公司
IPC: G06F1/10
Abstract: 各种实施方案包括用于在多小芯片系统中提供基于睡眠时钟边沿的全局计数器同步的方法和系统。一种片上系统(SoC)可包括第一小芯片,该第一小芯片包括第一小芯片全局计数器子系统;以及第二小芯片,该第二小芯片包括第二小芯片全局计数器子系统。该SoC还可包括通信地耦合该第一小芯片和该第二小芯片的接口总线,以及被配置为向该第一小芯片和该第二小芯片提供睡眠时钟的功率管理集成电路(PMIC)。该第一小芯片可被配置为跨该接口总线将全局计数器同步脉冲触发传输到该第二小芯片。该第二小芯片可被配置为响应于接收该全局计数器同步脉冲触发来在该睡眠时钟的睡眠时钟同步边沿处将全局计数器同步值加载到该第二小芯片全局计数器子系统中。
-
公开(公告)号:CN118647877A
公开(公告)日:2024-09-13
申请号:CN202380019533.1
申请日:2023-02-03
Applicant: 高通股份有限公司
IPC: G01R19/165 , G06F1/3206
Abstract: 本公开的一方面涉及一种装置,该装置包括:集成电路(IC),该集成电路(IC)包括一个或多个核心和电流限制检测电路;电压调节器;电感器,该电感器耦合在该电压调节器与该IC的该一个或多个核心之间;和电流感测电路,该电流感测电路包括耦合在该电感器两端的输入端和耦合到该IC的该电流限制检测电路的输出端。
-
公开(公告)号:CN117425868A
公开(公告)日:2024-01-19
申请号:CN202280040381.9
申请日:2022-05-31
Applicant: 高通股份有限公司
IPC: G06F1/3296 , G06F1/3234 , G06F1/324 , G06F1/3215 , G06F1/28 , G06F1/20
Abstract: 各个实施方案可包括用于片上系统(SoC)内的多个小芯片的功率管理的方法和系统。各种系统可包括功率管理集成电路(PMIC),该PMIC被配置为跨共享电源轨向第一小芯片和第二小芯片供应功率。该第一小芯片可被配置为获得整个该第一小芯片中的第一感测信息。该第二小芯片可被配置为获得整个该第二小芯片中的第二感测信息,并且可被配置为基于该第二感测信息向该第一小芯片传输电压改变消息。该第一小芯片可被配置为基于该第一感测信息和该电压改变消息向该PMIC传输电源轨调整消息。该PMIC可被配置为调整该第一小芯片和该第二小芯片中的至少一者的电压。
-
公开(公告)号:CN116348835A
公开(公告)日:2023-06-27
申请号:CN202180071665.X
申请日:2021-09-15
Applicant: 高通股份有限公司
IPC: G06F1/3296
Abstract: 计算设备中的动态电源电压调整可以涉及两个阶段。在第一阶段中,用于调整电源电压的第一方法可以被禁用。在第一方法保持被禁用时,可以接收使用第二方法将电源电压从初始值调整到目标值的请求。如果自调整电源电压的先前请求以来已经过去一时间间隔,则可以响应于该请求而启动第二方法。在第二阶段中,当确定电源电压已经达到目标值时,可以启用第一方法。
-
公开(公告)号:CN119032349A
公开(公告)日:2024-11-26
申请号:CN202380034538.1
申请日:2023-04-05
Applicant: 高通股份有限公司
IPC: G06F13/16 , G11C11/406
Abstract: 公开了用于存储器设备的选择性刷新技术。在一个方面,与具有对某些存储器段的频繁重复读取或写入命令的应用一起使用的存储器设备可能能够设置使这些某些存储器段免于被主动刷新的标志或类似指示。通过使这些存储器段免于被主动刷新,这些存储器段得以连续使用,从而提高了性能。同样,因为这些存储器段频繁成为读取或写入命令的对象,所以通过执行该读取或写入命令来间接刷新这些存储器段。
-
公开(公告)号:CN114641695A
公开(公告)日:2022-06-17
申请号:CN202080076481.8
申请日:2020-11-04
Applicant: 高通股份有限公司
Abstract: 一种设备,包括印刷电路板(PCB),其包括:感测电阻器;以及安装在PCB上的集成电路(IC),其中IC的至少部分从功率轨吸取电流,其中感测电阻器耦合在功率轨和IC之间,其中感测电阻器配置为响应于由IC的至少部分吸取的电流产生感测电压,并且其中所述IC包括电流传感器,其被配置为基于所述感测电压生成指示由所述IC的所述至少部分吸取的电流的信号。
-
公开(公告)号:CN119053953A
公开(公告)日:2024-11-29
申请号:CN202380032678.5
申请日:2023-03-29
Applicant: 高通股份有限公司
Abstract: 公开了用于存储器系统的自适应数据编码的系统和方法。在一方面,存储器总线用基于未决数据事务周期性地计算簇中心的更灵活的编码方案来代替数据总线反转编码技术。动态簇中心与异或(XOR)函数一起使用,以尽量减小通过存储器总线传送的消耗功率的位的数量。例如,在一些标准中,传送一涉及状态转变并且消耗功率。在其他标准中,传送零涉及状态转变并且消耗功率。本公开适用于这两种情况。通过尽量减少通过该存储器总线传送的消耗功率的位,功率消耗得以减少。
-
公开(公告)号:CN117751337A
公开(公告)日:2024-03-22
申请号:CN202280053950.3
申请日:2022-07-11
Applicant: 高通股份有限公司
IPC: G06F1/10
Abstract: 各种实施方案包括用于在多小芯片系统中提供基于睡眠时钟边沿的全局计数器同步的方法和系统。一种片上系统(SoC)可包括第一小芯片,该第一小芯片包括第一小芯片全局计数器子系统;以及第二小芯片,该第二小芯片包括第二小芯片全局计数器子系统。该SoC还可包括通信地耦合该第一小芯片和该第二小芯片的接口总线,以及被配置为向该第一小芯片和该第二小芯片提供睡眠时钟的功率管理集成电路(PMIC)。该第一小芯片可被配置为跨该接口总线将全局计数器同步脉冲触发传输到该第二小芯片。该第二小芯片可被配置为响应于接收该全局计数器同步脉冲触发来在该睡眠时钟的睡眠时钟同步边沿处将全局计数器同步值加载到该第二小芯片全局计数器子系统中。
-
公开(公告)号:CN117716630A
公开(公告)日:2024-03-15
申请号:CN202280047395.3
申请日:2022-06-17
Applicant: 高通股份有限公司
Abstract: 计算设备中的数据传输所消耗的能量可通过传输已以减少一“1”数据值的数量、信号电平转换的数量或两者的方式编码的数据来减少。该计算设备的数据目的地组件可通过数据通信互连件(诸如,片外互连件)从该计算设备的数据源组件接收以此方式编码的数据。该数据可使用最小汉明权重编码进行编码,该最小汉明权重编码减少了一“1”数据值的数量。可使用最小汉明权重解码来解码所接收的数据。对于其他计算设备,可使用最大汉明权重编码对该数据进行编码,如果减少零值的数量减少能量消耗,则该最大汉明权重编码会增加一“1”数据值的数量,同时减少零“0”值的数量。
-
-
-
-
-
-
-
-