用于小芯片系统中的基于睡眠时钟边沿的全局计数器同步的系统和方法

    公开(公告)号:CN117751337B

    公开(公告)日:2025-02-25

    申请号:CN202280053950.3

    申请日:2022-07-11

    Abstract: 各种实施方案包括用于在多小芯片系统中提供基于睡眠时钟边沿的全局计数器同步的方法和系统。一种片上系统(SoC)可包括第一小芯片,该第一小芯片包括第一小芯片全局计数器子系统;以及第二小芯片,该第二小芯片包括第二小芯片全局计数器子系统。该SoC还可包括通信地耦合该第一小芯片和该第二小芯片的接口总线,以及被配置为向该第一小芯片和该第二小芯片提供睡眠时钟的功率管理集成电路(PMIC)。该第一小芯片可被配置为跨该接口总线将全局计数器同步脉冲触发传输到该第二小芯片。该第二小芯片可被配置为响应于接收该全局计数器同步脉冲触发来在该睡眠时钟的睡眠时钟同步边沿处将全局计数器同步值加载到该第二小芯片全局计数器子系统中。

    用于多小芯片系统的功率管理
    3.
    发明公开

    公开(公告)号:CN117425868A

    公开(公告)日:2024-01-19

    申请号:CN202280040381.9

    申请日:2022-05-31

    Abstract: 各个实施方案可包括用于片上系统(SoC)内的多个小芯片的功率管理的方法和系统。各种系统可包括功率管理集成电路(PMIC),该PMIC被配置为跨共享电源轨向第一小芯片和第二小芯片供应功率。该第一小芯片可被配置为获得整个该第一小芯片中的第一感测信息。该第二小芯片可被配置为获得整个该第二小芯片中的第二感测信息,并且可被配置为基于该第二感测信息向该第一小芯片传输电压改变消息。该第一小芯片可被配置为基于该第一感测信息和该电压改变消息向该PMIC传输电源轨调整消息。该PMIC可被配置为调整该第一小芯片和该第二小芯片中的至少一者的电压。

    用于存储器系统的自适应数据编码

    公开(公告)号:CN119053953A

    公开(公告)日:2024-11-29

    申请号:CN202380032678.5

    申请日:2023-03-29

    Abstract: 公开了用于存储器系统的自适应数据编码的系统和方法。在一方面,存储器总线用基于未决数据事务周期性地计算簇中心的更灵活的编码方案来代替数据总线反转编码技术。动态簇中心与异或(XOR)函数一起使用,以尽量减小通过存储器总线传送的消耗功率的位的数量。例如,在一些标准中,传送一涉及状态转变并且消耗功率。在其他标准中,传送零涉及状态转变并且消耗功率。本公开适用于这两种情况。通过尽量减少通过该存储器总线传送的消耗功率的位,功率消耗得以减少。

    用于小芯片系统中的基于睡眠时钟边沿的全局计数器同步的系统和方法

    公开(公告)号:CN117751337A

    公开(公告)日:2024-03-22

    申请号:CN202280053950.3

    申请日:2022-07-11

    Abstract: 各种实施方案包括用于在多小芯片系统中提供基于睡眠时钟边沿的全局计数器同步的方法和系统。一种片上系统(SoC)可包括第一小芯片,该第一小芯片包括第一小芯片全局计数器子系统;以及第二小芯片,该第二小芯片包括第二小芯片全局计数器子系统。该SoC还可包括通信地耦合该第一小芯片和该第二小芯片的接口总线,以及被配置为向该第一小芯片和该第二小芯片提供睡眠时钟的功率管理集成电路(PMIC)。该第一小芯片可被配置为跨该接口总线将全局计数器同步脉冲触发传输到该第二小芯片。该第二小芯片可被配置为响应于接收该全局计数器同步脉冲触发来在该睡眠时钟的睡眠时钟同步边沿处将全局计数器同步值加载到该第二小芯片全局计数器子系统中。

Patent Agency Ranking