-
公开(公告)号:CN100555256C
公开(公告)日:2009-10-28
申请号:CN200480029718.8
申请日:2004-09-22
Applicant: 飞思卡尔半导体公司
Inventor: 瑞安·D·贝德威尔 , 阿纳尔多·R·克鲁斯 , 约翰·J·瓦利卡 , 威廉·C·莫耶
IPC: G06F13/24
CPC classification number: G06F13/364
Abstract: 本发明涉及通信操纵,更特别地,涉及供多主控器共享的资源系统之用的通信操纵。本发明提供了一种数据处理系统及其方法。该数据处理系统包括:系统总线;耦合在系统总线上的第一总线主控器;耦合在系统总线上的第二总线主控器;耦合在系统总线上并且可由第一总线主控器和第二总线主控器使用的资源,其中该资源被配置成为由所述第一总线主控器和所述第二总线主控器中的至少一个所拥有。进一步地,资源在该资源和第一总线主控器和第二总线主控器中的至少一个之间建立通信路径,其中该通信路径用于在资源和第一总线主控器和第二总线主控器中的至少一个之间传送至少一个附加信号,并且其中通信路径由资源确定。
-
公开(公告)号:CN1867904A
公开(公告)日:2006-11-22
申请号:CN200480029718.8
申请日:2004-09-22
Applicant: 飞思卡尔半导体公司
Inventor: 瑞安·D·贝德威尔 , 阿纳尔多·R·克鲁斯 , 约翰·J·瓦利卡 , 威廉·C·莫耶
IPC: G06F13/24
CPC classification number: G06F13/364
Abstract: 在具有与存储器阵列连接的处理器(18)的处理系统(12)的低电力模式期间,在存储器阵列(28)内消除了泄漏电流。因为创建了两个电源层,所以在存储器阵列(28)掉电的时候,在绕过该存储阵列(28)的同时使用系统存储器(80),处理器(18)可以继续执行指令。开关(56)响应由指令的执行或由在系统内除该处理器外的某处的发信的源产生的处理器-起动的控制,有选择地去除至电源电压端子的电连通性。在刚一恢复存储器阵列(28)的电源的时候,数据可以或可以不需要标记为不可用的,这取决于设置了该存储器阵列的两个电源层支持阵列中的哪一个。预定的标准可以用于控制电源的恢复的计时。可以实现多个阵列以独立地降低泄漏电流。
-