-
公开(公告)号:CN117649870A
公开(公告)日:2024-03-05
申请号:CN202211209121.8
申请日:2022-09-30
Applicant: 长江存储科技有限责任公司
Abstract: 公开了一种用于三维(3D)存储器件的输入/输出电压训练的方法。该方法可以包括以下操作:(1)在管芯上终端(ODT)启用状态下设置参考电压值;(2)控制3D存储器件以执行写入训练过程;(3)确定是否需要进一步的写入训练过程;(4)响应于确定需要进一步的写入训练过程,重复操作(1)、(2)和(3);以及(5)响应于确定不需要进一步的写入训练过程,将参考电压值设置为优化的参考电压值。
-
公开(公告)号:CN120071989A
公开(公告)日:2025-05-30
申请号:CN202410063419.5
申请日:2024-01-16
Applicant: 长江存储科技有限责任公司
IPC: G11C11/409 , G11C11/4096 , G11C7/22
Abstract: 本公开实施例公开了一种存储器及其操作方法、存储器系统,该存储器包括:M个存储体;M为大于1的整数;外围电路,包括:控制信号合成电路以及第一读取数据寄存器;其中,控制信号合成电路包括多个输入端和第一输出端,每个输入端与一个存储体对应连接,第一输出端与第一读取数据寄存器连接;控制信号合成电路被配置为通过控制信号合成电路的多个输入端接收多个控制信号,并通过第一输出端输出总控制信号;控制信号合成电路中每个输入端至第一输出端的路径长度相等;第一读取数据寄存器被配置为接收总控制信号,以及从M个存储体中至少一个读取的读取数据,并基于总控制信号输出读取数据。
-
公开(公告)号:CN120015074A
公开(公告)日:2025-05-16
申请号:CN202311545971.X
申请日:2023-11-16
Applicant: 长江存储科技有限责任公司
IPC: G11C7/22
Abstract: 本申请实施例公开一种存储器装置、操作方法及存储器系统。其中,所述存储器装置包括:偏置生成电路,被配置为:根据所述存储器装置的数据传输速率生成目标偏置信号;所述目标偏置信号随预设数据传输速率范围变化而变化;时钟缓冲电路,与所述偏置生成电路耦接,被配置为:基于所述目标偏置信号对与所述数据传输速率匹配的输入时钟信号进行转换处理,获得所述存储器装置使用的目标时钟信号。
-
公开(公告)号:CN113659979B
公开(公告)日:2024-07-05
申请号:CN202110960569.2
申请日:2021-08-20
Applicant: 长江存储科技有限责任公司
Abstract: 本申请提供了一种延迟锁相环及其延迟线锁定方法、装置、介质及系统,方法包括:获取包括延迟锁相环的系统的条件参数和预先存储的锁定值;在预先存储的锁定值中确定条件参数对应的初始锁定值;以及响应于根据初始锁定值确定出延迟锁相环的延迟线满足锁定条件,对当前的延迟线进行锁定。通过预先存储多个延迟线的锁定值,并结合系统的条件参数选择适合系统的锁定值开始调整延迟线,使得初始锁定值尽可能地接近系统最终的锁定值,大大减少延迟线的调整次数,从而减少延迟线的锁定时间,进而减少系统运行时时钟信号不同步的时间,尽可能地减小对系统运行的影响。
-
公开(公告)号:CN120071990A
公开(公告)日:2025-05-30
申请号:CN202311647048.7
申请日:2023-11-30
Applicant: 长江存储科技有限责任公司
Inventor: 丁玲
IPC: G11C11/4091 , G11C19/28
Abstract: 本公开实施例公开了一种存储器以及存储器系统,该存储器包括:多个存储体组,每个存储体组包括至少一个存储体;外围电路,包括:多个第一全局读取数据寄存器、多条第一数据连接通路、多条第一信号连接通路、第一读取数据寄存器、多条第二数据连接通路。每个存储体与对应的第一全局读取数据寄存器之间的第一数据连接通路的长度相等;每个存储体与对应的第一全局读取数据寄存器之间的第一信号连接通路,和对应的第一全局读取数据寄存器与第一读取数据寄存器之间的第二数据连接通路在长度上呈负相关。
-
公开(公告)号:CN113659979A
公开(公告)日:2021-11-16
申请号:CN202110960569.2
申请日:2021-08-20
Applicant: 长江存储科技有限责任公司
Abstract: 本申请提供了一种延迟锁相环及其延迟线锁定方法、装置、介质及系统,方法包括:获取包括延迟锁相环的系统的条件参数和预先存储的锁定值;在预先存储的锁定值中确定条件参数对应的初始锁定值;以及响应于根据初始锁定值确定出延迟锁相环的延迟线满足锁定条件,对当前的延迟线进行锁定。通过预先存储多个延迟线的锁定值,并结合系统的条件参数选择适合系统的锁定值开始调整延迟线,使得初始锁定值尽可能地接近系统最终的锁定值,大大减少延迟线的调整次数,从而减少延迟线的锁定时间,进而减少系统运行时时钟信号不同步的时间,尽可能地减小对系统运行的影响。
-
-
-
-
-