一种在IP通信网络中构建网络管控总线的方法

    公开(公告)号:CN106549798A

    公开(公告)日:2017-03-29

    申请号:CN201610895307.1

    申请日:2016-10-14

    CPC classification number: H04L41/04 H04L12/40

    Abstract: 本发明公开了一种在IP通信网络中构建网络管控总线的方法。网络管控总线由交换路由设备中的软硬件实体构成,利用网络自身交换、传输资源,在不依赖IP路由的前提下,采用泛洪+确知路由的方式,在交换节点之间自动建立彼此全连通的传输通道,所有网络设备开机即可接受管控。业务通道不可用时,管理控制报文将自动导入网络管控总线中传输。本发明的有益技术效果是:在IP通信网络中构建了一条不依赖于IP路由、无需人工配置、开机自动建立的虚拟网络管控总线,为管理控制报文提供了一条可靠的传输通道。当网络节点的IP参数配置错误或者通信网络路由异常时,仍然能够对网络进行有效管控。采用网络管控总线技术,能够大幅度提高通信网络的可管可控能力,实现对网络不间断的监视、控制、优化、故障诊断等。

    不依赖处理器的FPGA外设芯片动态配置方法

    公开(公告)号:CN112416857A

    公开(公告)日:2021-02-26

    申请号:CN202011448255.6

    申请日:2020-12-09

    Abstract: 本发明公开了一种不依赖处理器的FPGA外设芯片动态配置方法,包括:使用TCL脚本创建配置指令函数;运行所述TCL脚本通过JTAG仿真接口下发配置指令;FPGA中的虚拟I/O模块中转接收所述配置指令;指令处理模块解析所述配置指令的参数,向配置执行模块下达配置任务,推送配置参数;所述配置执行模块提取配置参数按配置请求产生配置接口总线动作,配置FPGA外设;完成配置后,反向传输结果信息至所述虚拟I/O模块。该方法可实现在无板载处理器参与的条件下,仅依赖JTAG仿真硬件接口,通过设计TCL脚本指令函数和内部处理逻辑,实时的对FPGA外设进行动态、快速、批量更新寄存器配置,在简化软硬件支撑条件的同时,提高了产品开发中的测试效率。

    一种在IP通信网络中构建网络管控总线的方法

    公开(公告)号:CN106549798B

    公开(公告)日:2019-04-16

    申请号:CN201610895307.1

    申请日:2016-10-14

    Abstract: 本发明公开了一种在IP通信网络中构建网络管控总线的方法。网络管控总线由交换路由设备的软硬件实体构成,利用网络自身交换、传输资源,在不依赖IP路由的前提下,采用泛洪+确知路由的方式,在交换节点之间自动建立彼此全连通的传输通道,所有网络设备开机即可接受管控。业务通道失效时,管理控制报文将自动通过网络管控总线传输。本发明有益技术效果是:在IP通信网络中构建了一条无需人工配置、开机自动建立的虚拟网络管控总线,为管理控制报文新增了一条可靠的传输通道。当网络节点的IP参数或者路由异常时,仍能对网络进行有效管控。采用网络管控总线技术,可大幅度提高通信网络可管可控能力,实现对网络不间断的监视、控制、优化、故障诊断等。

    一种不可见字符数据流转可见字符数据流的编解码方法

    公开(公告)号:CN108009139A

    公开(公告)日:2018-05-08

    申请号:CN201711232169.X

    申请日:2017-11-30

    Abstract: 本发明公开了一种不可见字符数据流转可见字符数据流的编解码方法,以实现在将不可见字符数据流的二进制数按照每6个二进制位的间隔排列,然后在该不可见字符数据流数据的每6个二进制位前增加值为01的两个比特位,使每8个二进制位能够构成一个可见字符。解码的主要方式则为将需要解码的可见字符数据流的二进制数按照每8个二进制位的间隔排列成一组数据,然后去掉每8个二进制位的前两个可见字符标识二进制位。本发明的有益技术效果通过将不可见字符数据流转化为可见字符数据流,可以实现在不能够传输不可见字符的场景进行不可见字符数据流的传输,以此增加不可见字符的数据传输应用场景。

    一种在分布式通信网络中进行集中式路由控制的方法

    公开(公告)号:CN106899501A

    公开(公告)日:2017-06-27

    申请号:CN201710201170.X

    申请日:2017-03-30

    Abstract: 本发明公开了一种在分布式通信网络中进行集中式路由控制的方法,在路由交换设备中增加一个集中式路由控制模块使其成为双模路由交换设备,既能工作在分布式路由模式,也能工作在集中式路由模式,两种路由模式互斥,模式切换受控于路由控制管理设备。本发明有益技术效果是:提供了一种在分布式通信网络中进行集中式路由控制的方法,支持通信网络在分布式路由和集中式路由两种模式之间进行软切换。当通信网络分布式路由无法收敛或存在路由环路时,可直接切换到集中式路由模式,有效消除路由环路,采用集中式路由为业务传输提供有效的无环路由,降低网络对链路扰动的敏感度,支持网络管理人员直观的掌控网络实时状态。

    一种利用ARJ压缩文件优化VxWorks启动流程的方法

    公开(公告)号:CN106406909A

    公开(公告)日:2017-02-15

    申请号:CN201610894849.7

    申请日:2016-10-14

    CPC classification number: G06F9/4401 G06F9/4406 G06F11/1417

    Abstract: 本发明公开了一种利用ARJ压缩文件优化VxWorks系统启动流程的方法,采用ARJ压缩文件提供VxWorks系统映像的冗余备份,在引导代码中植入解压缩功能。当系统启动引导程序运行时,若发现VxWorks映像文件无法正常加载,则调用解压缩功能重新生成可用的VxWorks映像文件,然后重启系统,即可正常加载系统映像。本发明的有益技术效果是:提供了一种利用ARJ压缩文件优化VxWorks系统启动流程的方法,当VxWorks映像文件损坏时无需人为干预可自动恢复,能避免由于VxWorks映像文件破坏导致设备无法启动的现象,提高设备的可靠性。方法采用ARJ压缩文件冗余备份,对FLASH的存储空间占用小。

    不依赖处理器的FPGA外设芯片动态配置方法

    公开(公告)号:CN112416857B

    公开(公告)日:2024-04-26

    申请号:CN202011448255.6

    申请日:2020-12-09

    Abstract: 本发明公开了一种不依赖处理器的FPGA外设芯片动态配置方法,包括:使用TCL脚本创建配置指令函数;运行所述TCL脚本通过JTAG仿真接口下发配置指令;FPGA中的虚拟I/O模块中转接收所述配置指令;指令处理模块解析所述配置指令的参数,向配置执行模块下达配置任务,推送配置参数;所述配置执行模块提取配置参数按配置请求产生配置接口总线动作,配置FPGA外设;完成配置后,反向传输结果信息至所述虚拟I/O模块。该方法可实现在无板载处理器参与的条件下,仅依赖JTAG仿真硬件接口,通过设计TCL脚本指令函数和内部处理逻辑,实时的对FPGA外设进行动态、快速、批量更新寄存器配置,在简化软硬件支撑条件的同时,提高了产品开发中的测试效率。

    一种Linux系统下FPGA数据低延时接收方法

    公开(公告)号:CN113741987A

    公开(公告)日:2021-12-03

    申请号:CN202110976206.8

    申请日:2021-08-24

    Abstract: 本发明公开了一种Linux系统下FPGA数据低延时接收方法,包括以下步骤:S1、Linux系统下的CPU软件在内存中初始化环形数据缓冲区,并初始化DMA接收通道;S2、CPU软件启动FPGA侧的DMA控制器使能接收;S3、当有外部数据包到达时,FPGA接收该数据包的数据,并利用基于ARM AXI总线的DMA通道将该数据包传输到所述环形数据缓冲区;S4、在该数据包的数据接收完成后,FPGA向DMA控制器发送数据完成信号,DMA控制器向CPU软件发起DMA完成中断;CPU软件响应该中断后对所述环形数据缓冲区的数据进行处理;S5、当有新数据包到达时,重复执行S3‑S4。本发明能够降低数据接收流程延迟,避免因延迟导致FPGA侧功能异常,减少FPGA存储逻辑资源消耗,降低CPU暂用率,从而提高系统数据传输效率。

Patent Agency Ranking