一种多模终端系统时钟定时方法及装置

    公开(公告)号:CN102316574A

    公开(公告)日:2012-01-11

    申请号:CN201010213597.X

    申请日:2010-06-30

    Inventor: 王茜 杨小勇 唐平

    Abstract: 本发明涉及移动通信领域,特别提供一种多模终端系统时钟定时方法及装置,所述方法首先确定TD系统、LTE系统定时精度、确定系统参考定时时钟及参考计数长度、设计参考定时时钟下的计数器、然后获取多模系统各系统的定时偏差,最后进行TD系统、LTE系统同步调整;所述装置包括参考时钟计数器、定时偏差获取单元和同步调整单元;本发明在多模终端内的两个系统利用同一参考时钟以及一个计数器,而不是对各个系统采用独立计数器计数,减小了一个计数器,节省了硬件开销,而且TD和LTE系统间的定时关系可以实时进行计算而不必采用额外的硬件电路,节省了系统资源开销。

    一种基于DSP核的物理层系统验证装置及方法

    公开(公告)号:CN102567162B

    公开(公告)日:2016-01-20

    申请号:CN201010621603.5

    申请日:2010-12-31

    Abstract: 本发明涉及无线通信系统的验证技术,特别涉及基于DSP核的物理层系统验证装置及方法,所述装置包括DSP软核、硬件加速器模块、射频仿真模块、命令解析模块、测试例库和输出数据库;本发明还提供相应的测试方法;本发明适用于物理层系统模块、链路和射频驱动等功能测试,通过模拟高层和射频等,与DSP物理层进行原语的交互和数据的收发,使得经本发明方案验证过的物理层系统代码可以很快的移植到FPGA或真实的芯片环境中,大大缩短了整个芯片系统的开发周期,并且,本发明基于DSP的物理层系统验证装置,是在工作站上的软仿环境中设计并运行的,不需要额外硬件测试设备,不涉及硬件开销的增加。

    多处理器共享外设电路实现方法及其电路

    公开(公告)号:CN100592272C

    公开(公告)日:2010-02-24

    申请号:CN200610054101.2

    申请日:2006-02-28

    Abstract: 本发明公开一种多处理器共享外设电路实现方法及电路,每个硬件加速器外设均接有一个总线开关对来自不同处理器的总线进行切换,处理器在使用硬件加速器时先发出总线申请,总线开关根据该模块的工作状态决定是否允许该处理器的访问;当硬件加速器的一次数据处理并搬运完成后,处理器发出总线释放命令以允许该加速器的下一次使用;对于访问频繁的控制寄存器外设,多处理器的总线采用同步电路进行合并,实现共享外设的同时还简化了系统设计,具有较高的通信效率;还可以确保硬件加速器正在进行一次数据处理过程中不会被另一个处理器中断,一旦总线被一个处理器占用,直到总线释放之前都不会有新的总线仲裁和切换动作。而且电路结构简单,设计合理。

    TD-SCDMA 终端中射频自动功率控制模块的设计方法及其电路

    公开(公告)号:CN100539458C

    公开(公告)日:2009-09-09

    申请号:CN200610054526.3

    申请日:2006-10-24

    Abstract: 本发明涉及到TD-SCDMA无线通讯系统中的终端突发模式下射频自动功率控制模块的设计方法及其电路。用户终端的发射功率通过2次或2次以上的时间间隔逐步调整到所需的功率值的。用户终端根据接收到的信号的强度计算出所需的发射功率值,同时,计算出调整用户终端达到所需的发射功率值需要的步长次数、步长的时间长度或每次步长所增加或减少的功率值等参数,由此控制用户终端的发射功率使其逐步增加或减少到所需的发射功率值。采用本发明设计方法即可以保证用户终端在规定的时间模板框内达到所需的功率值,又可以避免功率值在某一瞬间冲出时间模板框现象出现的可能。

    一种基于DSP核的物理层系统验证装置及方法

    公开(公告)号:CN102567162A

    公开(公告)日:2012-07-11

    申请号:CN201010621603.5

    申请日:2010-12-31

    Abstract: 本发明涉及无线通信系统的验证技术,特别涉及基于DSP核的物理层系统验证装置及方法,所述装置包括DSP软核、硬件加速器模块、射频仿真模块、命令解析模块、测试例库和输出数据库;本发明还提供相应的测试方法;本发明适用于物理层系统模块、链路和射频驱动等功能测试,通过模拟高层和射频等,与DSP物理层进行原语的交互和数据的收发,使得经本发明方案验证过的物理层系统代码可以很快的移植到FPGA或真实的芯片环境中,大大缩短了整个芯片系统的开发周期,并且,本发明基于DSP的物理层系统验证装置,是在工作站上的软仿环境中设计并运行的,不需要额外硬件测试设备,不涉及硬件开销的增加。

    一种复位值可控的数字电路设计方法

    公开(公告)号:CN100498648C

    公开(公告)日:2009-06-10

    申请号:CN200710078183.9

    申请日:2007-02-07

    Inventor: 杨小勇 曹海涛

    Abstract: 本发明提出一种可以使数字电路根据需要产生出不同的复位值的设计方法。本发明设计方法先定义两个或两个以上寄存器用作数据的缓存,这两个或两个以上寄存器存储着不同的初始复位值,再定义一个数选器,数选器的输入端个数至少应与寄存器个数相同,根据数选器不同的使能信号而选择不同寄存器存储的初始复位值对数字电路进行复位。数选器的使能信号本身不能被复位,它应该是模块电路的一个输入引脚,它只能从模块电路外部进行控制。

    一种多模终端系统时钟定时方法及装置

    公开(公告)号:CN102316574B

    公开(公告)日:2016-08-03

    申请号:CN201010213597.X

    申请日:2010-06-30

    Inventor: 王茜 杨小勇 唐平

    Abstract: 本发明涉及移动通信领域,特别提供一种多模终端系统时钟定时方法及装置,所述方法首先确定TD系统、LTE系统定时精度、确定系统参考定时时钟及参考计数长度、设计参考定时时钟下的计数器、然后获取多模系统各系统的定时偏差,最后进行TD系统、LTE系统同步调整;所述装置包括参考时钟计数器、定时偏差获取单元和同步调整单元;本发明在多模终端内的两个系统利用同一参考时钟以及一个计数器,而不是对各个系统采用独立计数器计数,减小了一个计数器,节省了硬件开销,而且TD和LTE系统间的定时关系可以实时进行计算而不必采用额外的硬件电路,节省了系统资源开销。

    一种降低大规模集成电路漏电功耗的设计方法

    公开(公告)号:CN100481092C

    公开(公告)日:2009-04-22

    申请号:CN200710078337.4

    申请日:2007-03-27

    Inventor: 陈晓冬 杨小勇

    Abstract: 本发明提出一种采用双阈值法对大规模集成电路进行网表逻辑综合,以降低大规模集成电路漏电功耗的设计方法。本发明设计方法在对大规模集成电路进行网表逻辑综合时,先定义集合Q并用Hvt库和时序要求比较宽松的时序约束进行综合,得到一个最初的Hvt库网表并进行时序分析,将发生时序偏移的路径信息保存在集合Q中,计算集合Q中每一条路径的每一个逻辑块xi的延迟时间tph(xi)和消耗的静态功耗Ph(xi);将发生时序偏移路径上的逻辑块全部换成Lvt库,得到校正网表;将集合Q中电路的时序要求换成比较严格的时序约束,并在此时序约束下,对集合Q中替换成Lvt库的路径反复执行优先使用Hvt库的处理直到无定时误差且电路漏电功耗达到最小为止。

Patent Agency Ranking