-
公开(公告)号:CN102693193A
公开(公告)日:2012-09-26
申请号:CN201210126074.0
申请日:2012-04-26
Applicant: 重庆重邮信科通信技术有限公司
IPC: G06F13/10
Abstract: 本发明公开了一种中断辅助处理装置,包括:触发控制模块,接收外设中断,获取外设中断对应的中断服务例程存储位置并发送到指令解析模块;指令解析模块,根据所述中断服务例程存储位置从指令存储模块读取中断服务例程代码并解析;指令存储模块,保存中断辅助处理装置处理的各外设中断的中断服务例程;指令执行模块,执行解析后的中断服务例程代码;产生中断辅助处理装置中断及中断辅助处理装置中断信息通过处理器接口模块发送到处理器;处理器接口模块和外设接口模块。本发明的装置能有效减少处理器响应中断的频率,提高系统效率,本发明还同时提供了一种相应的实时系统及中断处理方法。
-
公开(公告)号:CN102693193B
公开(公告)日:2015-05-27
申请号:CN201210126074.0
申请日:2012-04-26
Applicant: 重庆重邮信科通信技术有限公司
IPC: G06F13/10
Abstract: 本发明公开了一种中断辅助处理装置,包括:触发控制模块,接收外设中断,获取外设中断对应的中断服务例程存储位置并发送到指令解析模块;指令解析模块,根据所述中断服务例程存储位置从指令存储模块读取中断服务例程代码并解析;指令存储模块,保存中断辅助处理装置处理的各外设中断的中断服务例程;指令执行模块,执行解析后的中断服务例程代码;产生中断辅助处理装置中断及中断辅助处理装置中断信息通过处理器接口模块发送到处理器;处理器接口模块和外设接口模块。本发明的装置能有效减少处理器响应中断的频率,提高系统效率,本发明还同时提供了一种相应的实时系统及中断处理方法。
-
公开(公告)号:CN103810051A
公开(公告)日:2014-05-21
申请号:CN201210441211.X
申请日:2012-11-07
Applicant: 重庆重邮信科通信技术有限公司
IPC: G06F11/07
Abstract: 本发明公开了一种看门狗异常恢复装置,包括:看门狗配置信息存储器,保存看门狗配置信息;循环计数器,进行计数,在计数达到预设固定门限时产生触发信号发送到控制逻辑模块;控制逻辑模块,接收到所述循环计数器的触发信号后,从所述看门狗配置信息存储器读取看门狗配置信息;用所述看门狗配置信息更新看门狗的配置寄存器。本发明还公开了一种与之相适应的看门狗异常恢复方法,本发明的技术方案能够实现看门狗异常后正确恢复看门狗的配置寄存器。
-
公开(公告)号:CN103176932A
公开(公告)日:2013-06-26
申请号:CN201110439326.0
申请日:2011-12-23
Applicant: 重庆重邮信科通信技术有限公司
Inventor: 唐新东
IPC: G06F13/32
Abstract: 本发明实施例公开了一种DMA数据传输方法及系统,能够降低CPU负担,提高数据传输的速度,从而提高系统整体性能。本发明实施例方法包括:中央处理器CPU将需要传输的传输数据写入传输数据缓冲区BUFFER进行缓存;当传输数据写入完成后,对数据传输控制模块中BUFFER的写指针进行更新;数据传输控制模块对所述BUFFER中的传输数据通过DMA方式进行传输。本发明实施例还提供一种DMA数据传输系统。本发明实施例能够有效降低CPU负担,提高数据传输的速度,从而提高系统整体性能。
-
公开(公告)号:CN103019300A
公开(公告)日:2013-04-03
申请号:CN201110300866.0
申请日:2011-09-28
Applicant: 重庆重邮信科通信技术有限公司
Inventor: 唐新东
Abstract: 本发明实施例公开了一种时钟控制和复位控制的方法和装置,其中方法包括:确认当前模块是否至少有时钟信号的控制或者复位信号的控制中的一种,若有,则根据时钟控制和复位控制的对应关系进行编号,将编号得到的标识序号加入标识表中;根据标识序号与时钟控制和复位控制的对应关系,选择有效控制位或保留位设计时钟控制寄存器以及复位控制寄存器。可以降低软件复杂度和代码量,提高可维护性;同时,提高时钟和复位控制执行的效率。
-
公开(公告)号:CN101047721B
公开(公告)日:2010-05-26
申请号:CN200710078379.8
申请日:2007-04-11
Applicant: 重庆重邮信科通信技术有限公司
Abstract: 本发明方法将DMA控制器传输数据和数据过滤处理的功能结合在一起,通过寄存器配置,当使能相关控制位时,DMA控制器将在数据传输的读写过程中增加过滤功能;当不使能相关控制位时,DMA控制器在数据传输的读写过程中直接进行数据传输的读写,也即写出的数据和读入的数据完全相同。因此,减轻了CPU的运行负担,提高了系统的运行效率。
-
公开(公告)号:CN103019300B
公开(公告)日:2015-08-12
申请号:CN201110300866.0
申请日:2011-09-28
Applicant: 重庆重邮信科通信技术有限公司
Inventor: 唐新东
Abstract: 本发明实施例公开了一种时钟控制和复位控制的方法和装置,其中方法包括:确认当前模块是否至少有时钟信号的控制或者复位信号的控制中的一种,若有,则根据时钟控制和复位控制的对应关系进行编号,将编号得到的标识序号加入标识表中;根据标识序号与时钟控制和复位控制的对应关系,选择有效控制位或保留位设计时钟控制寄存器以及复位控制寄存器。可以降低软件复杂度和代码量,提高可维护性;同时,提高时钟和复位控制执行的效率。
-
-
-
-
-
-