-
公开(公告)号:CN101034961B
公开(公告)日:2010-05-26
申请号:CN200710078383.4
申请日:2007-04-11
Applicant: 重庆重邮信科通信技术有限公司
Abstract: 本发明提出一种对多进程HARQ技术IR缓存进行动态管理的管理方法,对多进程HARQ技术的IR缓存实行动态分配,使得每个进程在需要保存数据时,才实际占用IR缓存物理空间,当某一进程的数据解码成功后,就不再占用IR缓存物理空间,以提高IR缓存的使用效率。本发明还提出了一种采用本发明管理方法对IR缓存进行管理的装置。
-
公开(公告)号:CN102693193A
公开(公告)日:2012-09-26
申请号:CN201210126074.0
申请日:2012-04-26
Applicant: 重庆重邮信科通信技术有限公司
IPC: G06F13/10
Abstract: 本发明公开了一种中断辅助处理装置,包括:触发控制模块,接收外设中断,获取外设中断对应的中断服务例程存储位置并发送到指令解析模块;指令解析模块,根据所述中断服务例程存储位置从指令存储模块读取中断服务例程代码并解析;指令存储模块,保存中断辅助处理装置处理的各外设中断的中断服务例程;指令执行模块,执行解析后的中断服务例程代码;产生中断辅助处理装置中断及中断辅助处理装置中断信息通过处理器接口模块发送到处理器;处理器接口模块和外设接口模块。本发明的装置能有效减少处理器响应中断的频率,提高系统效率,本发明还同时提供了一种相应的实时系统及中断处理方法。
-
公开(公告)号:CN102446084A
公开(公告)日:2012-05-09
申请号:CN201010500223.6
申请日:2010-09-30
Applicant: 重庆重邮信科通信技术有限公司
IPC: G06F5/06
Abstract: 本发明涉及通信领域,特别是涉及一种定时信息写读控制方法及装置,所述方法在写入数据之前,先对待写入时间FIFO中的数据按由小到大的顺序排序,待写入数据FIFO中的数据也作相应顺序变换,时间值小的先写入;或者,在写入数据后,实时修改写地址指针寄存器WADDR;所述装置的FIFO具有读地址指针寄存器和写地址指针寄存器,用于修改数据FIFO和时间FIFO的读写地址,其中时间FIFO和数据FIFO共用这2个寄存器;本发明能够完成在定时精度下定时信息写读控制的任务,并能够根据FIFO的执行情况,修改FIFO的读写指针,实现FIFO数据的跳转控制;并进一步支持立即发送数据的操作,满足更高的实时性要求。
-
公开(公告)号:CN102693193B
公开(公告)日:2015-05-27
申请号:CN201210126074.0
申请日:2012-04-26
Applicant: 重庆重邮信科通信技术有限公司
IPC: G06F13/10
Abstract: 本发明公开了一种中断辅助处理装置,包括:触发控制模块,接收外设中断,获取外设中断对应的中断服务例程存储位置并发送到指令解析模块;指令解析模块,根据所述中断服务例程存储位置从指令存储模块读取中断服务例程代码并解析;指令存储模块,保存中断辅助处理装置处理的各外设中断的中断服务例程;指令执行模块,执行解析后的中断服务例程代码;产生中断辅助处理装置中断及中断辅助处理装置中断信息通过处理器接口模块发送到处理器;处理器接口模块和外设接口模块。本发明的装置能有效减少处理器响应中断的频率,提高系统效率,本发明还同时提供了一种相应的实时系统及中断处理方法。
-
公开(公告)号:CN100574169C
公开(公告)日:2009-12-23
申请号:CN200710078451.7
申请日:2007-04-30
Applicant: 重庆重邮信科通信技术有限公司
Abstract: 一种时分同步码分多址系统(简称TD-SCDMA系统)中UE端混合自动重传请求技术(简称为HARQ)数据缓存的设计方法及其电路。为克服现有技术的不足,本发明提出一种提高HARQ芯片内部存储空间利用率,且使用HARQ芯片外部存储器存储HARQ数据处理过程中的部分数据,以满足HARQ数据处理过程所需存储量的设计方法及电路。采用本发明设计方法及电路可以有效提高HARQ芯片内部存储空间的利用率,同时,使用HARQ芯片外部存储器暂存部分数据,解决了HARQ数据处理过程中需要大量存储空间而HARQ芯片内部存储空间不足的矛盾,保证了系统能够正常运行。
-
公开(公告)号:CN102446084B
公开(公告)日:2016-08-03
申请号:CN201010500223.6
申请日:2010-09-30
Applicant: 重庆重邮信科通信技术有限公司
IPC: G06F5/06
Abstract: 本发明涉及通信领域,特别是涉及一种定时信息写读控制方法及装置,所述方法在写入数据之前,先对待写入时间FIFO中的数据按由小到大的顺序排序,待写入数据FIFO中的数据也作相应顺序变换,时间值小的先写入;或者,在写入数据后,实时修改写地址指针寄存器WADDR;所述装置的FIFO具有读地址指针寄存器和写地址指针寄存器,用于修改数据FIFO和时间FIFO的读写地址,其中时间FIFO和数据FIFO共用这2个寄存器;本发明能够完成在定时精度下定时信息写读控制的任务,并能够根据FIFO的执行情况,修改FIFO的读写指针,实现FIFO数据的跳转控制;并进一步支持立即发送数据的操作,满足更高的实时性要求。
-
-
-
-
-