一种高速低功耗的比较器电路

    公开(公告)号:CN109586694B

    公开(公告)日:2023-03-31

    申请号:CN201811353719.8

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速低功耗的比较器电路,包括输入管、偏置管(2)、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度和降低功耗。创新在于使用NMOS管(M1,M2)作为输入将两个比较电压转化为电流并直接输入锁存电路以降低比较器延时,将电流输入级与动态锁存器输出级分离以降低功耗,采用互补反相器(M5,M6,M7,M8)作为动态锁存器,将电流差值进一步放大形成互补电流,M3,M4提供稳定的偏置电路,并将电流转化为电压,通过反相器输出,从而实现一种高速低功耗的比较器电路。

    一种采用CMOS传输门的栅压自举开关电路

    公开(公告)号:CN110690884B

    公开(公告)日:2021-12-17

    申请号:CN201910882377.7

    申请日:2019-09-18

    Abstract: 本发明请求保护一种采用CMOS传输门的栅压自举开关电路,包括开关管、控制逻辑电路、自举电容和负载电容。控制逻辑电路包括NMOS管M1、PMOS管M2、PMOS管M3、PMOS管M4、NMOS管M5、PMOS管M6、NMOS管M7、NMOS管M8、PMOS管M9、PMOS管M10、NMOS管M11、NMOS管M12,自举电容包括电容C1和C2,本发明目的在于提高开关电路的线性度和信噪比。创新在于使用CMOS传输门(M6和M7)将输入电压反馈到开关管的栅极,使得开关管的栅源电压保持恒定,使NMOS开关管在采样阶段成为一个定值电阻,从而实现一种高性能的栅压自举开关电路。

    一种高速动态比较器的电路

    公开(公告)号:CN109586695A

    公开(公告)日:2019-04-05

    申请号:CN201811354625.2

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速动态比较器的电路,包括输入管、偏置管、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度,即降低比较器的延时。本发明采用NMOS管M1以及NMOS管M2作为输入将两个比较电压转化为电流,将电流输入偏置管与动态锁存器之间,将电流差值进一步放大形成互补电流,NMOS管M3以及NMSO管M4提供稳定的偏置电路,并将电流转化为电压,通过反相器I1以及反相器I2输出,从而实现一种高速动态比较器的电路。降低了电路的延时,提高了比较器的速度。

    一种高速低功耗的比较器电路

    公开(公告)号:CN109586694A

    公开(公告)日:2019-04-05

    申请号:CN201811353719.8

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速低功耗的比较器电路,包括输入管、偏置管(2)、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度和降低功耗。创新在于使用NMOS管(M1,M2)作为输入将两个比较电压转化为电流并直接输入锁存电路以降低比较器延时,将电流输入级与动态锁存器输出级分离以降低功耗,采用互补反相器(M5,M6,M7,M8)作为动态锁存器,将电流差值进一步放大形成互补电流,M3,M4提供稳定的偏置电路,并将电流转化为电压,通过反相器输出,从而实现一种高速低功耗的比较器电路。

    一种高速动态比较器的电路

    公开(公告)号:CN109586695B

    公开(公告)日:2022-02-11

    申请号:CN201811354625.2

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速动态比较器的电路,包括输入管、偏置管、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度,即降低比较器的延时。本发明采用NMOS管M1以及NMOS管M2作为输入将两个比较电压转化为电流,将电流输入偏置管与动态锁存器之间,将电流差值进一步放大形成互补电流,NMOS管M3以及NMSO管M4提供稳定的偏置电路,并将电流转化为电压,通过反相器I1以及反相器I2输出,从而实现一种高速动态比较器的电路。降低了电路的延时,提高了比较器的速度。

    一种基于ANC系统中FxLMS改进算法的FPGA硬件结构

    公开(公告)号:CN109613821B

    公开(公告)日:2021-10-22

    申请号:CN201811404840.9

    申请日:2018-11-23

    Abstract: 本发明请求保护一种基于ANC系统中FxLMS改进算法的FPGA硬件结构。本发明创新点在于针对ANC系统中FxLMS改进算法提出了一种由状态机产生多种不同信号来控制ANC系统运行的FPGA硬件实现结构。ANC系统通过音频编解码器模块(6)对参考噪声信号进行模数转换,然后通过控制信号模块(3)运行权值更新模块(1)和FIR滤波器模块(2)从而得到ANC系统的输出信号,同时通过变功率白噪声产生器和性能监视模块实现次级通道在线和离线建模的相互转换,最终得到具有较高建模精度和降噪性能的ANC系统FxLMS改进算法的硬件结构。该系统硬件结构简单、易适应环境变化以及硬件实现资源较少。

    一种采用CMOS传输门的栅压自举开关电路

    公开(公告)号:CN110690884A

    公开(公告)日:2020-01-14

    申请号:CN201910882377.7

    申请日:2019-09-18

    Abstract: 本发明请求保护一种采用CMOS传输门的栅压自举开关电路,包括开关管、控制逻辑电路、自举电容和负载电容。控制逻辑电路包括NMOS管M1、PMOS管M2、PMOS管M3、PMOS管M4、NMOS管M5、PMOS管M6、NMOS管M7、NMOS管M8、PMOS管M9、PMOS管M10、NMOS管M11、NMOS管M12,自举电容包括电容C1和C2,本发明目的在于提高开关电路的线性度和信噪比。创新在于使用CMOS传输门(M6和M7)将输入电压反馈到开关管的栅极,使得开关管的栅源电压保持恒定,使NMOS开关管在采样阶段成为一个定值电阻,从而实现一种高性能的栅压自举开关电路。

    一种基于改进FxLMS算法的主动噪声控制系统与方法

    公开(公告)号:CN108665887A

    公开(公告)日:2018-10-16

    申请号:CN201810281591.2

    申请日:2018-04-02

    Abstract: 本发明请求保护一种基于改进FxLMS算法的主动噪声控制系统与方法。主要包括5个模块:(1)FxLMS算法、(2)次级通道、(3)性能监视、(4)变功率白噪声产生器及(5)主通道路径。本发明目的在于提高ANC系统的降噪性能以及次级通道的建模精度和收敛速率。创新点在于针对次级通道的训练信号(辅助随机白噪声)进行了功率调度,然后通过观察(2)中的性能,当μSmax-μS<α(1×10-5<α<1×10-3)时,停止(4)中的辅助随机白噪声的注入;当20log10|f(n)|<0时,重新开启(4)中的辅助随机白噪声的注入。从而实现对次级通道进行在线建模和离线建模的相互转换,最终得到一个具有较高建模精度和降噪性能的ANC系统。结构简单、易适应环境变化和大方差辅助白噪声等特点。

    一种基于动量FxLMS算法的主动噪声控制系统

    公开(公告)号:CN110010116A

    公开(公告)日:2019-07-12

    申请号:CN201811405022.0

    申请日:2018-11-23

    Abstract: 本发明请求保护一种基于动量FxLMS算法的主动噪声控制系统。主要包括5个模块:噪声信号滤波模块(1)、动量FxLMS算法模块(2)、次级通道建模模块(3)、白噪声产生器模块(4)及主通道路径模块(5)。本发明目的在于提高ANC系统的收敛速度。创新点在于针对噪声信号功率谱密度的不平坦造成传统FxLMS算法在室内噪声消除应用中控制滤波器的收敛速度会受到极大的影响,提出采用动量FxLMS算法(传统LMS算法中增加一个由于权系数增加的动量项)来更新控制滤波器的权值,从而加速梯度下降,使抽头系数均值收敛得更快更平稳。该结构具有收敛速度快和结构简单等特点。

    一种基于ANC系统中FxLMS改进算法的FPGA硬件结构

    公开(公告)号:CN109613821A

    公开(公告)日:2019-04-12

    申请号:CN201811404840.9

    申请日:2018-11-23

    Abstract: 本发明请求保护一种基于ANC系统中FxLMS改进算法的FPGA硬件结构。本发明创新点在于针对ANC系统中FxLMS改进算法提出了一种由状态机产生多种不同信号来控制ANC系统运行的FPGA硬件实现结构。ANC系统通过音频编解码器模块(6)对参考噪声信号进行模数转换,然后通过控制信号模块(3)运行权值更新模块(1)和FIR滤波器模块(2)从而得到ANC系统的输出信号,同时通过变功率白噪声产生器和性能监视模块实现次级通道在线和离线建模的相互转换,最终得到具有较高建模精度和降噪性能的ANC系统FxLMS改进算法的硬件结构。该系统硬件结构简单、易适应环境变化以及硬件实现资源较少。

Patent Agency Ranking