一种高速低功耗的比较器电路

    公开(公告)号:CN109586694B

    公开(公告)日:2023-03-31

    申请号:CN201811353719.8

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速低功耗的比较器电路,包括输入管、偏置管(2)、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度和降低功耗。创新在于使用NMOS管(M1,M2)作为输入将两个比较电压转化为电流并直接输入锁存电路以降低比较器延时,将电流输入级与动态锁存器输出级分离以降低功耗,采用互补反相器(M5,M6,M7,M8)作为动态锁存器,将电流差值进一步放大形成互补电流,M3,M4提供稳定的偏置电路,并将电流转化为电压,通过反相器输出,从而实现一种高速低功耗的比较器电路。

    一种基于自适应MFxLMS算法的主动降噪装置及FPGA实现

    公开(公告)号:CN111627415A

    公开(公告)日:2020-09-04

    申请号:CN202010350303.1

    申请日:2020-04-28

    Abstract: 本发明请求保护一种基于自适应MFxLMS算法的主动降噪装置及FPGA实现,其包括动量MFxLMS算法软件部分和FPGA硬件部分,其中,动量MFxLMS算法软件部分包括噪声信号滤波模块、MFxLMS算法模块、次级通道建模模块、白噪声产生器及主通道路径模块;FPGA硬件部分包括WM8731音频编解码器、IIC控制模块、寄存器配置模块、时钟发生模块、2个音频接收模块、音频发送模块、2个FIFO模块以及ANC算法模块,本发明的主动噪声控制算法不仅能降低计算复杂度、建模准确度、稳态性能以及收敛速度,而且利用FPGA的并行处理能力使得算法有更快的运行速度。

    一种高速动态比较器的电路

    公开(公告)号:CN109586695A

    公开(公告)日:2019-04-05

    申请号:CN201811354625.2

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速动态比较器的电路,包括输入管、偏置管、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度,即降低比较器的延时。本发明采用NMOS管M1以及NMOS管M2作为输入将两个比较电压转化为电流,将电流输入偏置管与动态锁存器之间,将电流差值进一步放大形成互补电流,NMOS管M3以及NMSO管M4提供稳定的偏置电路,并将电流转化为电压,通过反相器I1以及反相器I2输出,从而实现一种高速动态比较器的电路。降低了电路的延时,提高了比较器的速度。

    一种高速低功耗的比较器电路

    公开(公告)号:CN109586694A

    公开(公告)日:2019-04-05

    申请号:CN201811353719.8

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速低功耗的比较器电路,包括输入管、偏置管(2)、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度和降低功耗。创新在于使用NMOS管(M1,M2)作为输入将两个比较电压转化为电流并直接输入锁存电路以降低比较器延时,将电流输入级与动态锁存器输出级分离以降低功耗,采用互补反相器(M5,M6,M7,M8)作为动态锁存器,将电流差值进一步放大形成互补电流,M3,M4提供稳定的偏置电路,并将电流转化为电压,通过反相器输出,从而实现一种高速低功耗的比较器电路。

    一种基于动量FxLMS算法的主动噪声控制系统

    公开(公告)号:CN110010116A

    公开(公告)日:2019-07-12

    申请号:CN201811405022.0

    申请日:2018-11-23

    Abstract: 本发明请求保护一种基于动量FxLMS算法的主动噪声控制系统。主要包括5个模块:噪声信号滤波模块(1)、动量FxLMS算法模块(2)、次级通道建模模块(3)、白噪声产生器模块(4)及主通道路径模块(5)。本发明目的在于提高ANC系统的收敛速度。创新点在于针对噪声信号功率谱密度的不平坦造成传统FxLMS算法在室内噪声消除应用中控制滤波器的收敛速度会受到极大的影响,提出采用动量FxLMS算法(传统LMS算法中增加一个由于权系数增加的动量项)来更新控制滤波器的权值,从而加速梯度下降,使抽头系数均值收敛得更快更平稳。该结构具有收敛速度快和结构简单等特点。

    一种基于ANC系统中FxLMS改进算法的FPGA硬件结构

    公开(公告)号:CN109613821A

    公开(公告)日:2019-04-12

    申请号:CN201811404840.9

    申请日:2018-11-23

    Abstract: 本发明请求保护一种基于ANC系统中FxLMS改进算法的FPGA硬件结构。本发明创新点在于针对ANC系统中FxLMS改进算法提出了一种由状态机产生多种不同信号来控制ANC系统运行的FPGA硬件实现结构。ANC系统通过音频编解码器模块(6)对参考噪声信号进行模数转换,然后通过控制信号模块(3)运行权值更新模块(1)和FIR滤波器模块(2)从而得到ANC系统的输出信号,同时通过变功率白噪声产生器和性能监视模块实现次级通道在线和离线建模的相互转换,最终得到具有较高建模精度和降噪性能的ANC系统FxLMS改进算法的硬件结构。该系统硬件结构简单、易适应环境变化以及硬件实现资源较少。

    基于次级通道在线辨识新算法交叉更新有源噪声控制系统

    公开(公告)号:CN109448686A

    公开(公告)日:2019-03-08

    申请号:CN201811525845.7

    申请日:2018-12-13

    Abstract: 本发明请求保护一种基于次级通道在线辨识新算法交叉更新有源噪声控制系统。包括6个模块:噪声信号滤波、动量FxLMS算法、白噪声产生器、次级通道建模、主通道路径及第三个自适应滤波器更新模块。本发明目的在于解决有源噪声消除(ANC)系统在室内噪声消除应用中收敛速度慢、降噪量小的问题。创新点在于针对噪声信号功率谱密度的不平坦造成传统LMS算法在室内噪声消除应用中控制滤波器和建模滤波器的收敛速度会受到极大的影响,提出采用动量FxLMS算法来更新控制滤波器的权值,使用变步长LMS算法来更新建模滤波器的权值。使用提出的牛顿LMS算法的第三个自适应滤波器用来消除误差信号与参考输入信号相关的信号,提高建模滤波器的建模精度和整个ANC系统收敛速度。

    一种基于自适应MFxLMS算法的主动降噪装置及FPGA实现

    公开(公告)号:CN111627415B

    公开(公告)日:2022-03-22

    申请号:CN202010350303.1

    申请日:2020-04-28

    Abstract: 本发明请求保护一种基于自适应MFxLMS算法的主动降噪装置及FPGA实现,其包括动量MFxLMS算法软件部分和FPGA硬件部分,其中,动量MFxLMS算法软件部分包括噪声信号滤波模块、MFxLMS算法模块、次级通道建模模块、白噪声产生器及主通道路径模块;FPGA硬件部分包括WM8731音频编解码器、IIC控制模块、寄存器配置模块、时钟发生模块、2个音频接收模块、音频发送模块、2个FIFO模块以及ANC算法模块,本发明的主动噪声控制算法不仅能降低计算复杂度、建模准确度、稳态性能以及收敛速度,而且利用FPGA的并行处理能力使得算法有更快的运行速度。

    一种高速动态比较器的电路

    公开(公告)号:CN109586695B

    公开(公告)日:2022-02-11

    申请号:CN201811354625.2

    申请日:2018-11-14

    Abstract: 本发明请求保护一种高速动态比较器的电路,包括输入管、偏置管、动态锁存电路、重置管、反相器。本发明目的在于提高比较器的速度,即降低比较器的延时。本发明采用NMOS管M1以及NMOS管M2作为输入将两个比较电压转化为电流,将电流输入偏置管与动态锁存器之间,将电流差值进一步放大形成互补电流,NMOS管M3以及NMSO管M4提供稳定的偏置电路,并将电流转化为电压,通过反相器I1以及反相器I2输出,从而实现一种高速动态比较器的电路。降低了电路的延时,提高了比较器的速度。

    一种基于ANC系统中FxLMS改进算法的FPGA硬件结构

    公开(公告)号:CN109613821B

    公开(公告)日:2021-10-22

    申请号:CN201811404840.9

    申请日:2018-11-23

    Abstract: 本发明请求保护一种基于ANC系统中FxLMS改进算法的FPGA硬件结构。本发明创新点在于针对ANC系统中FxLMS改进算法提出了一种由状态机产生多种不同信号来控制ANC系统运行的FPGA硬件实现结构。ANC系统通过音频编解码器模块(6)对参考噪声信号进行模数转换,然后通过控制信号模块(3)运行权值更新模块(1)和FIR滤波器模块(2)从而得到ANC系统的输出信号,同时通过变功率白噪声产生器和性能监视模块实现次级通道在线和离线建模的相互转换,最终得到具有较高建模精度和降噪性能的ANC系统FxLMS改进算法的硬件结构。该系统硬件结构简单、易适应环境变化以及硬件实现资源较少。

Patent Agency Ranking