审查印制电路板电装数据的方法

    公开(公告)号:CN102073775B

    公开(公告)日:2012-08-08

    申请号:CN201110020838.3

    申请日:2011-01-18

    Abstract: 本发明公开了一种审查印制电路板电装数据的方法,主要解决现有技术中印制电路板电装数据不能进行自动审查的问题。其实现步骤是:将不同结构的电子设计自动化设计文件转换成归一化文件;将印制电路板的可装配性设计规范数字化为审查的工艺规则,建立表面贴装工艺规则数据库并存入工艺规则;利用可视化技术,复原印制电路板基板和元器件几何形状,并三维动态显示印制电路板贴装过程;以表面贴装工艺规则数据库为驱动,审查需贴装的元器件的可装配性,并记录审查结果;将审查结果进行分类,以图形、图表的方式输出。本发明可对不同结构的电子设计自动化设计文件进行自动数据审查,并直观显示审查结果,可用于电装行业的表面贴装产前准备。

    具有多周期平面电磁带隙的电路板

    公开(公告)号:CN102316670A

    公开(公告)日:2012-01-11

    申请号:CN201110206213.6

    申请日:2011-07-22

    Abstract: 本发明公开了一种具有多周期平面电磁带隙的电路板,主要解决现有平面电磁带隙电路板的阻带宽度窄的问题。该电路板由电源平面(1)、地平面(2)和介质层(3)组成。其中电源平面(1),包括多个小周期平面电磁带隙单元(101)、多个大周期平面电磁带隙单元(102)和多条级联桥接连线(103),两种平面电磁带隙单元(101)和(102)分别位于电源平面的左侧和右侧,均以方阵形式排列,且通过级联桥接连线(103)连接,构成多周期电源平面结构。本发明在抑制深度为-30dB时,其阻带范围为0.7GHz~8.4GHz,阻带宽度为7.7GHz,相比于单一周期平面电磁带隙单元的电路板,其带隙宽度明显展宽,能够有效抑制同步开关噪声,可用于高速电路和宽带器件。

    审查印制电路板电装数据的方法

    公开(公告)号:CN102073775A

    公开(公告)日:2011-05-25

    申请号:CN201110020838.3

    申请日:2011-01-18

    Abstract: 本发明公开了一种审查印制电路板电装数据的方法,主要解决现有技术中印制电路板电装数据不能进行自动审查的问题。其实现步骤是:将不同结构的电子设计自动化设计文件转换成归一化文件;将印制电路板的可装配性设计规范数字化为审查的工艺规则,建立表面贴装工艺规则数据库并存入工艺规则;利用可视化技术,复原印制电路板基板和元器件几何形状,并三维动态显示印制电路板贴装过程;以表面贴装工艺规则数据库为驱动,审查需贴装的元器件的可装配性,并记录审查结果;将审查结果进行分类,以图形、图表的方式输出。本发明可对不同结构的电子设计自动化设计文件进行自动数据审查,并直观显示审查结果,可用于电装行业的表面贴装产前准备。

Patent Agency Ranking