-
公开(公告)号:CN119727729A
公开(公告)日:2025-03-28
申请号:CN202411791488.4
申请日:2024-12-06
Applicant: 西安交通大学
Abstract: 本发明公开了一种用于流水线模数转换器的时间域余差放大器,包括:阈值检测电路、电压放大电路以及鉴相器;其中电压放大电路分别与阈值检测电路、鉴相器连接;阈值检测电路与鉴相器连接;电压放大电路包括第一级采样电容、第二级采样电容以及恒定电流下拉电荷泵。恒定电流下拉电荷泵通过电流镜镜像电流对第一级采样电容进行匀速放电,将其保留的余差电压转换为时间信号;鉴相器根据阈值检测电路的触发情况控制第二级采样电容进行充放电,将时间信号转换回电压信号。本发明提供的用于流水线模数转换器的时间域余差放大器,可以实现电容比例与电流镜电流比例乘积形式的电压增益,在保留低功耗特性的同时可以优化线性度与PVT鲁棒性。
-
公开(公告)号:CN114779309B
公开(公告)日:2024-04-26
申请号:CN202210422114.X
申请日:2022-04-21
Applicant: 西安交通大学
Abstract: 本发明提供一种基于Time‑to‑Count方法的伽马剂量计及监测方法,该伽马剂量计包括低压电源、高压电源、高压脉冲电路、高量程GM计数管、低量程GM计数管、阳极负载、阴极负载、信号调理电路、量程切换电路、单片机工作系统、通讯模块以及上位机。本发明设计了高性能的高压脉冲电路以及信号调理电路,并且采用Time‑to‑Count的测量方法,有效消除了GM计数管固有死时间以及脉冲堆叠对线性量程造成的限制,可有效扩展单个GM计数管的量程范围。此外,采用在GM计数管阴极串联开关三极管的方式方便可靠地控制GM计数管通断,并且采用量程滞回判断的逻辑,实现双GM计数管的自动稳定切换,能够有效扩大剂量计的线性量程范围。
-
公开(公告)号:CN113037287B
公开(公告)日:2023-10-20
申请号:CN202110376296.7
申请日:2021-04-07
Applicant: 西安交通大学
IPC: H03M1/38
Abstract: 一种高精度逐次逼近性模数转换器的数字后台校准方法及系统,包括以下步骤:步骤1,对逐次逼近型模数转换器输入电压进行采样;步骤2,SAR逻辑控制:控制电容切换,对采样得到的电压完成正负干扰下的电压量化;步骤3,通过量化结果对码值进行校准得到权重迭代结果;步骤4,根据校准后的权重值输出校准后码值。本发明针对逐次逼近型模数转换器的电容阵列电容失配的问题进行研究,给出了一种数字后台校准的改进算法,该算法通过LMS迭代实现对电容权重的校准,并根据采用的码值计算公式确定最后所需要校准的位数以实现对权重值的校准,从而提升逐次逼近型模数转换器的精度。
-
公开(公告)号:CN113011574B
公开(公告)日:2022-11-04
申请号:CN202110302278.4
申请日:2021-03-22
Applicant: 西安交通大学
Abstract: 本发明实施例提供了一种卷积神经网络系统、忆阻器阵列和卷积神经网络,所述系统通过忆阻器阵列中多列位线和多行字线,采用大小为N*N的卷积核对待处理图像中的当前图像块进行卷积运算,包括:根据卷积核的步长在待处理图像上先后选取重叠相邻的两个图像块,确定两个图像块之间复用的多个像素点的特征值;根据复用的多个像素点的特征值,确定前N列位线中复用的多个权值;根据所述多个权值设置忆阻器单元的工作状态和电导;获得前N列位线各自在当前卷积运算周期内输出的电流值,作为卷积结果。本发明实施例提供的卷积神经网络系统,利用图像块之间复用的多个像素点的特征值进行卷积运算,增加了忆阻器阵列在每个周期内的计算量,提高了计算效率。
-
公开(公告)号:CN114970810A
公开(公告)日:2022-08-30
申请号:CN202210462549.7
申请日:2022-04-28
Applicant: 西安交通大学
Abstract: 本发明提出一种适用于稀疏神经网络计算阵列的数据处理方法和加速器。本发明将特征图数据进行编码存储,采用的编码方法是将数据以行向量为单位进行存储,以行向量为单位进行编码存储和解码输出,有利于大型矩阵的分块操作,解决了稀疏矩阵中连续全零行的存储问题,存储开销比较小。本发明编码传输方式,保留传输必要有效的列向量数据,对于无效计算的零向量使用游程编码,可快速跳过大量无效零向量,直接选择有效向量计算,加快计算速度减少执行周期。
-
公开(公告)号:CN114815945A
公开(公告)日:2022-07-29
申请号:CN202210462627.3
申请日:2022-04-28
Applicant: 西安交通大学
IPC: G05F1/56
Abstract: 本发明提供一种步长可调节的双环路数字LDO结构及控制方法,Flash ADC、控制模块、大尺寸功率管阵列、负载输出端构成粗调环路,动态时钟比较器、控制模块、小尺寸功率管阵列、负载输出端构成细调环路。在具体操作时,当当前输出端的电压位于Flash ADC可量化范围内时,直接计算大尺寸功率晶体管阵列中各大尺寸功率管的开关状态,使电压阶跃快速恢复在一定范围内,实现粗调;当当前输出端的电压位于Flash ADC经电阻链分压后的中间电压范围时,细调环路通过多次检测计数产生不同的控制码,控制不同尺寸的小尺寸功率管开启或者关闭,实现细调,解决了数字低压差线性稳压器在固定补偿下调节不稳定及时间过长的问题。
-
公开(公告)号:CN114124092A
公开(公告)日:2022-03-01
申请号:CN202111544780.2
申请日:2021-12-16
Applicant: 西安交通大学 , 中国电子科技集团公司第二十四研究所
Abstract: 一种模数转换器模拟前端电路及控制方法,包括连续时间线性均衡器、输入缓冲器、采样保持电路、输出缓冲器和时钟产生电路;差分输入信号连接连续时间线性均衡器的输入端;连续时间线性均衡器的差分输出端分别连接两个输入缓冲器的输入端;两个输入缓冲器的输出相位相反,分别作为四个采样保持电路的正负输入;每个采样保持电路的差分输出连接4个采样开关:4×4路采样开关的输出作为输出缓冲器的输入,共生成16路差分信号;时钟产生电路分出四路控制信号连接采样保持电路。本发明使用三级连续时间线性均街器,每一级都是用相同的结构,降低了设计的复杂度且增加了带宽结合频率调节范围。
-
公开(公告)号:CN110649924B
公开(公告)日:2021-08-13
申请号:CN201911032351.X
申请日:2019-10-28
Applicant: 西安交通大学 , 北京智芯微电子科技有限公司
Abstract: 本发明属于模拟集成电路设计领域,公开了一种逐次逼近型模数转换器的数字自校准装置及方法,数字自校准装置包括校准开关、比较器和逻辑控制单元;数字自校准方法包括采样,选取首位校准电容单元进行电荷重分配,通过逻辑控制电容的下极板接地或者基准电压之间的切换,逐次逼近首位校准电容单元进行电荷重分配带来的电压差,通过比较器的输出进行量化计算,按照量化结果进行校准计算,得到校准结果作为校准权重值,存在寄存器中用于模数转换器征程工作使用,重复进行完成所有高位电容的校准。本方法通过复用计算电路,减少了电路面积,同时保证了模数转换器的高精度量化。
-
公开(公告)号:CN110379418B
公开(公告)日:2021-08-13
申请号:CN201910579740.8
申请日:2019-06-28
Applicant: 西安交通大学
Abstract: 本发明公开了一种语音对抗样本生成方法,包括读取输入的语音数据,并对其进行预处理操作,提取输入语音数据的语音特征值;加载DeepSpeech语音识别系统的深度神经网络模型和参数,同时将提取的语音特征值输入到DeepSpeech语音系统中,计算每帧输入语音数据识别结果的概率分布,并根据该结果与给定目标值之间的CTC Loss初始化误差值和误差阈值,并对误差值以及生成的对抗样本进行钳位操作;构建语音对抗样本生成算法的损失函数,并多次迭代,对误差值进行更新;若生成的对抗样本的识别结果为给定的目标值,则减小误差阈值进行阈值误差更新,继续迭代直至迭代结束输出结果。本算法生成的对抗样本与原始样本的相似度更高。
-
公开(公告)号:CN112992248A
公开(公告)日:2021-06-18
申请号:CN202110269554.1
申请日:2021-03-12
Applicant: 西安交通大学深圳研究院 , 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明涉及一种基于FIFO的可变长循环移位寄存器的PE计算单元结构;包括FIFO的可变长循环移位寄存器:所述移位寄存器分为三个状态,状态机状态不同时,FIFO功能和循环移位寄存器功能;PE单元:PE单元进行例化、连接,并与其他小模块进行集成,生成指定规模的计算阵列,生成PE阵列。本发明可减少卷积运算对全局存储的访问次数,提升网络的计算效能。
-
-
-
-
-
-
-
-
-