用于提供用于加速器的结构的系统、装置和方法

    公开(公告)号:CN110245107A

    公开(公告)日:2019-09-17

    申请号:CN201910104256.X

    申请日:2019-02-01

    Abstract: 在一个实施例中,一种装置包括:加速器,其用于执行指令;加速器请求解码器,其耦合到加速器以执行对来自加速器的请求的第一级解码,并且基于第一级解码来指引请求,加速器请求解码器包括存储器映射,用于识别与本地存储器相关联的第一地址范围和与系统存储器相关联的第二地址范围;以及非相干请求路由器,其耦合到加速器请求解码器以接收来自加速器请求解码器的非相干请求,并且执行对非相干请求的第二级解码,非相干请求路由器用于将第一非相干请求路由至第一管芯的边带路由器,并且将第二非相干请求指引至计算管芯。描述并要求保护其他实施例。

    用于客户端和服务器的模块化GPU体系结构

    公开(公告)号:CN115951980A

    公开(公告)日:2023-04-11

    申请号:CN202211100029.8

    申请日:2022-09-07

    Abstract: 本申请公开了用于客户端和服务器的模块化GPU体系结构。一个实施例提供了一种图形处理器,该图形处理器包括:有源基础管芯,该有源基础管芯包括结构互连;以及小芯片,该小芯片包括交换结构,其中,小芯片经由互连组织阵列与有源基础管芯耦合,该互连组织阵列将结构互连与交换结构耦合,并且小芯片包括:第一模块化互连,该第一模块化互连被配置成用于将图形处理资源块耦合至交换结构;以及第二模块化互连,该第二模块化互连被配置成用于将存储器子系统与交换结构和图形处理资源块耦合,存储器互连包括存储器控制器集合和物理接口集合。

    用于低功率状态通信的片上系统(SOC)体系结构

    公开(公告)号:CN115951979A

    公开(公告)日:2023-04-11

    申请号:CN202211091846.1

    申请日:2022-09-07

    Abstract: 本申请公开了用于低功率状态通信的片上系统(SOC)体系结构。公开了一种用于促成用于低功率状态通信的片上系统(SoC)体系结构的装置。该装置包括:低功率状态结构,用于提供避开装置的计算处理资源的低功率状态路径;以及低功率状态代理电路,可通信地耦合至低功率状态结构,该低功率状态代理电路用于响应于装置中低功率状态的发起而将低功率状态结构的路由器的配置更新成用于利用由低功率状态结构提供的低功率状态路径,并且用于在装置处于低功率状态时将存储器事务路由至低功率状态路径。

    用于平台沉浸式体验的基础设施
    4.
    发明公开

    公开(公告)号:CN115953285A

    公开(公告)日:2023-04-11

    申请号:CN202211089970.4

    申请日:2022-09-07

    Abstract: 描述了用于平台沉浸式体验的基础设施。一种装置的示例包括:微控制器,该微控制器用于接收用于计算系统的平台照明选项的控制参数和关于针对计算系统的当前系统状况的信息,并且至少部分地基于控制参数和关于当前系统状况的信息来生成用于灯集合的照明模式的控制指令;以及主机控制电路,该主机控制电路用于从微控制器接收用于照明模式的控制指令,并且提供控制信号以控制该灯集合。

    处理器的一个或多个结构的功能测试的系统、装置和方法

    公开(公告)号:CN109753391A

    公开(公告)日:2019-05-14

    申请号:CN201811167632.1

    申请日:2018-10-08

    Abstract: 在一个实施例中,一种装置包括至少一个结构和结构桥控制器,该至少一个结构用于与该装置的多个知识产权(IP)块相接合,至少一个结构包括至少一个状态存储装置,该结构桥控制器耦合到至少一个结构。结构桥控制器可以被配置为响应于在该装置的功能操作期间接收到的结构测试信号而启动对至少一个结构的功能安全测试,经由至少一个状态存储装置接收功能安全测试的结果,并且根据结果将测试报告发送至目的地位置。描述并要求保护其他实施例。

    分立图形的加速器结构
    7.
    发明公开

    公开(公告)号:CN116340250A

    公开(公告)日:2023-06-27

    申请号:CN202211613553.5

    申请日:2022-12-15

    Abstract: 公开了用于分立图形的加速器结构。一种系统,该系统包括:分立图形片上系统(SoC),耦合到主机处理器单元,该SoC包括结构,该结构包括用于对来自计算引擎的请求进行解码的处置器电路系统,该处置器电路系统用于基于该请求中包括的操作码来对请求进行路由,处置器配置成用于对来自由计算引擎在请求中使用的操作码集合的操作码进行解码,其中操作码集合包括与以下各项相对应的操作码:第一写入请求类型和第一读取请求类型,其中第一写入请求类型和第一读取请求类型的请求被路由到主机存储器或图形存储器;以及第二写入请求类型和第二读取请求类型,其中第二写入请求类型和第二读取请求类型的请求用于被路由到边带网络。

    用于图形加速器的高带宽、低时延、等时结构

    公开(公告)号:CN109961391A

    公开(公告)日:2019-07-02

    申请号:CN201811352448.4

    申请日:2018-11-14

    Abstract: 提供了用于低时延高带宽图形加速器管芯和存储器系统的技术。在示例中,图形加速器管芯可以包括:用于存储图形信息的多个存储器块,被配置为请求和接收来自多个存储器块的图形信息以供传送到显示器的显示引擎,被配置为生成图形信息并且将图形信息传送到多个存储器块的图形引擎,以及被配置为仲裁对图形信息的传送和接收的高带宽低时延等时结构。

Patent Agency Ranking