-
公开(公告)号:CN103119562B
公开(公告)日:2017-01-18
申请号:CN201180045945.X
申请日:2011-09-26
Applicant: 英特尔公司
CPC classification number: G06F9/30087 , G06F9/3842 , G06F9/3857
Abstract: 一种装置包括具有执行指令的电路的执行逻辑以及耦合于该执行逻辑的指令执行调度器逻辑。该指令执行调度器逻辑用于接收提交时执行的状态更新指令。指令执行调度器逻辑包括提交时状态更新逻辑,其等待调度提交时执行的状态更新指令以供执行,直到提交时执行的状态更新指令是下一个要提交的指令。还公开了其它装置、方法和系统。
-
公开(公告)号:CN118733121A
公开(公告)日:2024-10-01
申请号:CN202311810378.3
申请日:2023-12-26
Applicant: 英特尔公司
IPC: G06F9/30
Abstract: 描述了允许控制和/或状态寄存器以用户特权级别被读取或被写入的技术。用于用户特权读取的指令的示例包括:用于操作码的一个或多个字段、用于存储控制和/或状态寄存器地址的源操作对象的一个或多个字段、以及用于目的地寄存器操作对象的一个或多个字段,其中操作码用于指示执行电路响应于对控制和/或状态寄存器的访问被允许,从其身份被存储在源操作对象中的控制和/或状态寄存器读取数据并且将数据写入目的地寄存器操作对象,其中对控制和/或状态寄存器的访问至少部分地由按控制和/或状态寄存器地址索引的操作系统受控制的数据结构的数据确定。
-
公开(公告)号:CN118277082A
公开(公告)日:2024-07-02
申请号:CN202311277928.X
申请日:2023-09-28
Applicant: 英特尔公司
Abstract: 描述了用于区域感知存储器带宽分配控制的技术。在实施例中,装置包括处理核心和控制电路系统。处理核心用于执行多个线程。控制电路系统用于逐存储器区域且逐线程控制对存储器带宽的使用。
-
公开(公告)号:CN114675884A
公开(公告)日:2022-06-28
申请号:CN202111479177.0
申请日:2021-12-06
Applicant: 英特尔公司
IPC: G06F9/30
Abstract: 描述了关于用于利用最小数量的微操作在部分(例如,半)宽度处理器上实现跨通道紧缩数据指令的电路的系统、方法和装置。在一个实施例中,硬件处理器核包括:解码器电路,用于将单条紧缩数据指令解码为仅第一微操作和第二微操作;紧缩数据执行电路,用于执行第一微操作和第二微操作;以及预留站电路,耦合在解码器电路与紧缩数据执行电路之间,预留站电路包括用于第一微操作的第一预留站条目和用于第二微操作的第二预留站条目,第一预留站条目用于存储指示三个或更多个输入源和第一目的地的第一组字段,第二预留站条目用于存储指示三个或更多个输入源和第二目的地的第二组字段。
-
公开(公告)号:CN103119562A
公开(公告)日:2013-05-22
申请号:CN201180045945.X
申请日:2011-09-26
Applicant: 英特尔公司
CPC classification number: G06F9/30087 , G06F9/3842 , G06F9/3857
Abstract: 一种装置包括具有执行指令的电路的执行逻辑以及耦合于该执行逻辑的指令执行调度器逻辑。该指令执行调度器逻辑用于接收提交时执行的状态更新指令。指令执行调度器逻辑包括提交时状态更新逻辑,其等待调度提交时执行的状态更新指令以供执行,直到提交时执行的状态更新指令是下一个要提交的指令。还公开了其它装置、方法和系统。
-
-
-
-