基于基片集成波导的宽带圆极化平面端射天线

    公开(公告)号:CN119921109A

    公开(公告)日:2025-05-02

    申请号:CN202510412383.1

    申请日:2025-04-03

    Applicant: 苏州大学

    Abstract: 本发明提供一种基于基片集成波导的宽带圆极化平面端射天线,包括波端口、基片集成波导和偶极子天线;所述波端口连接所述介质基板远离所述偶极子天线的一侧,用于通过馈电产生激励信号,驱动所述基片集成波导中的电磁波传输,以使所述基片集成波导产生垂直极化电场分量以及所述偶极子天线产生水平极化电场分量;通过调节两个正交极化电场分量间幅相关系,实现宽带圆极化辐射。本发明无需额外辐射结构补偿垂直极化分量,避免了因添加额外结构而增加的剖面高度,实现低剖面设计,使宽带圆极化平面端射天线结构更加紧凑;偶极子天线直接与上金属板和下金属板连接,大幅减少天线的整体尺寸,降低占用空间,还简化制作工艺,减少生产工序和材料成本。

    一种基于阻类存储器的电平触发D触发器电路

    公开(公告)号:CN111130508B

    公开(公告)日:2024-06-21

    申请号:CN202010060037.9

    申请日:2020-01-19

    Applicant: 苏州大学

    Inventor: 张文海 王子欧

    Abstract: 本发明公开了一种基于阻类存储器的电平触发D触发器电路,包括一MOSFET管,第一忆阻器、电阻、第一反相器和第二反相器;MOSFET管的源极电性连接输入信号,MOSFET管的栅极电性连接时钟脉冲信号,MOSFET管的漏极分别电性连接到第一忆阻器的正极、电阻的一端和第一反相器的输入端,第一反相器的输出端电性连接到第二反相器的输入端,第二反相器的输出端电性连接输出信号,第一忆阻器的负极电性连接到用于对其进行辅助置位的与非逻辑电路的输出端,与非逻辑电路的一个输入端电性连接输入信号,与非逻辑电路的另一个输入端电性连接时钟脉冲信号,电阻的另一端接地。本发明能够使得电路的结构更加简单、精炼,版图面积具有更大优势。

    基于阻类存储器的2bit和4bit华莱士树型乘法器电路

    公开(公告)号:CN114840170A

    公开(公告)日:2022-08-02

    申请号:CN202210390464.2

    申请日:2022-04-14

    Applicant: 苏州大学

    Abstract: 本发明公开了一种基于阻类存储器的2bit和4bit华莱士树型乘法器电路,其中,2bit华莱士树型乘法器电路包括第一与门电路、第二与门电路、第三与门电路、第四与门电路、第五与门电路、第六与门电路和1个第一异或门电路,其中,所述第一与门电路的输出端分别电性连接到第一异或门电路的一个输入端和第五与门电路的一个输入端,所述第二与门电路的输出端分别电性连接到第一异或门电路的另一输入端和第五与门电路的另一输入端,所述第三与门电路的输出端电性连接到第六与门电路的一个输入端,所述第四与门电路的输出端电性连接到第六与门电路的另一个输入端。本发明能够减少乘法器单元和CP路径长度。

    一种应用于车载卫星导航的双频汽车玻璃天线

    公开(公告)号:CN119786941A

    公开(公告)日:2025-04-08

    申请号:CN202411693290.2

    申请日:2024-11-25

    Applicant: 苏州大学

    Abstract: 本发明涉及车载天线技术领域,本发明要解决的技术问题是天线增益低。为了解决上述技术问题,本发明提供了一种应用于车载卫星导航的双频汽车玻璃天线。本发明包括:中间介质层叠设于外层玻璃介质层的下方;内玻璃介质层叠设于中间介质层的下方;第一贴片贴敷于外层玻璃介质层和中间介质层之间;第一贴片设有贯穿其厚度的四个扇形槽;第二贴片贴敷于中间介质层和内玻璃介质层之间;第二贴片设有贯穿其厚度的四个一字形槽,四个一字形槽呈十字形排布;扇形槽与一字形槽一一对应设置,一字形槽的正投影被扇形槽的正投影覆盖;馈电贴片贴敷于内玻璃介质层的下表面用于进行馈电;PCB板层贴敷于馈电贴片的下表面。本发明覆盖两个谐振点,天线增益高。

    基于蕴含逻辑的自容错忆阻存储器单元纠错方法

    公开(公告)号:CN112489717B

    公开(公告)日:2023-09-01

    申请号:CN202011228067.2

    申请日:2020-11-06

    Applicant: 苏州大学

    Abstract: 本发明公开了一种基于蕴含逻辑的自容错忆阻存储器单元纠错方法,包括如下步骤:步骤一、在对存储器单元进行下一次写操作之前,预读取存储器单元的节点电压并判定失效种类,当预读取结果为写“0”失效时,进入步骤二,当预读取结果为写“1”失效时,进入步骤三;步骤二、将写“0”失效信号作为写“0”失效纠正使能信号传输到单元写入电路,写“0”失效操作为WL端给高电平,DL端给高电平,BL、CL端均给低电平,使得存储器单元状态循环回归正常;步骤三、忽略写“1”失效信号,不作任何处理。本发明能够利用存储器单元自身读取与状态判定的优势,对存储出错的单元进行状态修正。

    基于蕴含逻辑的自容错忆阻存储单元纠错方法

    公开(公告)号:CN112489717A

    公开(公告)日:2021-03-12

    申请号:CN202011228067.2

    申请日:2020-11-06

    Applicant: 苏州大学

    Abstract: 本发明公开了一种基于蕴含逻辑的自容错忆阻存储单元纠错方法,包括如下步骤:步骤一、在对存储器单元进行下一次写操作之前,预读取存储器单元的节点电压并判定失效种类,当预读取结果为写“0”失效时,进入步骤二,当预读取结果为写“1”失效时,进入步骤三;步骤二、将写“0”失效信号作为写“0”失效纠正使能信号传输到单元写入电路,写“0”失效操作为WL端给高电平选通单元,DL端给高电平,BL、CL端均给低电平,使得存储器单元状态循环回归正常;步骤三、忽略写“1”失效信号,不作任何处理。本发明能够利用存储器单元自身读取与状态判定的优势,对存储出错的单元进行状态修正。

    一种基于阻类存储器的D触发器电路及寄存器

    公开(公告)号:CN112187221A

    公开(公告)日:2021-01-05

    申请号:CN202011048567.8

    申请日:2020-09-29

    Applicant: 苏州大学

    Abstract: 本发明公开了一种基于阻类存储器的D触发器电路及寄存器,所述D触发器电路包括第一锁存器电路、第二锁存器电路和第一反相器;所述第一锁存器电路和第二锁存器电路拼接构成该D触发器电路。本发明使得电路结构更加简单,版图面积具有更大优势。

    一种基于射频识别的存储物品协同检测装置及智能货架

    公开(公告)号:CN119323226A

    公开(公告)日:2025-01-17

    申请号:CN202411314086.5

    申请日:2024-09-20

    Applicant: 苏州大学

    Abstract: 本发明涉及仓储物品检测技术领域,尤其是指涉及一种基于射频识别的存储物品协同检测装置及智能货架,该装置包括:多个RFID天线、射频开关矩阵、RFID阅读器主控板以及上位机,所述多个RFID天线安装在单排货架的两侧;所述射频开关矩阵包括多个第一射频开关和单个第二射频开关,至少存在一个所述第一射频开关连接货架任意一侧的RFID天线,其两者之间的连接通道构成了多条射频信号传输链路,所述第一射频开关可切换所述射频信号传输链路;所述第二射频开关可切换所述第一射频开关;所述RFID阅读器主控板连接所述射频开关矩阵;所述上位机连接所述RFID阅读器主控板。本发明能够解决阅读器之间的互扰问题和标签碰撞问题,实现智能货架上物品标签的无漏读检测。

    基于阻类存储器的2bit和4bit华莱士树型乘法器电路

    公开(公告)号:CN114840170B

    公开(公告)日:2024-07-02

    申请号:CN202210390464.2

    申请日:2022-04-14

    Applicant: 苏州大学

    Abstract: 本发明公开了一种基于阻类存储器的2bit和4bit华莱士树型乘法器电路,其中,2bit华莱士树型乘法器电路包括第一与门电路、第二与门电路、第三与门电路、第四与门电路、第五与门电路、第六与门电路和1个第一异或门电路,其中,所述第一与门电路的输出端分别电性连接到第一异或门电路的一个输入端和第五与门电路的一个输入端,所述第二与门电路的输出端分别电性连接到第一异或门电路的另一输入端和第五与门电路的另一输入端,所述第三与门电路的输出端电性连接到第六与门电路的一个输入端,所述第四与门电路的输出端电性连接到第六与门电路的另一个输入端。本发明能够减少乘法器单元和CP路径长度。

    一种基于阻类存储器的D触发器电路及寄存器

    公开(公告)号:CN112187221B

    公开(公告)日:2024-03-26

    申请号:CN202011048567.8

    申请日:2020-09-29

    Applicant: 苏州大学

    Abstract: 本发明公开了一种基于阻类存储器的D触发器电路及寄存器,所述D触发器电路包括第一锁存器电路、第二锁存器电路和第一反相器;所述第一锁存器电路和第二锁存器电路拼接构成该D触发器电路。本发明使得电路结构更加简单,版图面积具有更大优势。

Patent Agency Ranking