-
公开(公告)号:CN119943119A
公开(公告)日:2025-05-06
申请号:CN202411036356.0
申请日:2024-07-31
Applicant: 美光科技公司
Abstract: 本申请涉及堆叠式存储器架构中的备用技术。存储器系统可实施堆叠式存储器架构,所述堆叠式存储器架构包含沿一定方向堆叠的一组阵列裸片和与所述组阵列裸片耦合的逻辑裸片。每一阵列裸片可包含可使用所述阵列裸片的一或多个第一接口块存取的一或多个存储器阵列。为了支持备用,所述存储器系统可将存取从所述组阵列裸片的一或多个第一存储器阵列重新映射到所述组阵列裸片的一或多个第二存储器阵列。所述逻辑裸片的逻辑电路可操作以根据一或多个粒度级别,例如在裸片级别、信道级别、伪信道级别、组级别或其组合下,执行所述重新映射。
-
公开(公告)号:CN114391135A
公开(公告)日:2022-04-22
申请号:CN202080062755.8
申请日:2020-08-17
Applicant: 美光科技公司
IPC: G06F9/30
Abstract: 描述用于存储器内或附近处理的方法、设备和系统。位(例如,向量)串可被提取并在存储器装置的逻辑中处理,而不需要单独的处理单元。可在单个时钟循环序列期间对以位串行方式存储的数字执行运算(例如,算术运算)。因此,可以在单遍次中执行算术,因为数字是两个或更多个位串的位,提取不需要在中间存储所述数字。向量可以从一或多个位线提取(例如,识别、传输、接收)。所述存储器阵列的寄存器可用于写入(例如,存储或临时存储)结果或促进算术运算的辅助位(例如,进位位或进位标记)。在所述存储器阵列附近、邻近或下面的电路系统可采用XOR或AND(或其它)逻辑来提取数据、组织数据或对数据进行运算。
-
公开(公告)号:CN119907962A
公开(公告)日:2025-04-29
申请号:CN202480001506.6
申请日:2024-07-03
Applicant: 美光科技公司
Abstract: 描述用于堆叠式存储器架构中的数据保护技术的方法、系统及装置。具有堆叠式存储器架构的存储器系统可包含与数据集相关联的错误校正信息,所述数据集包含跨多个存储器阵列及在一些实例中跨所述存储器系统的多个裸片存储的多个数据段。作为针对数据集的第一数据段的写入操作的部分,所述存储器系统可检索所述数据集的剩余数据段且使用所述第一数据段及所述剩余数据段计算错误校正信息。作为针对所述数据集的第二数据段的读取操作的部分,所述存储器系统可检索所述数据集的每一数据段且使用所述错误校正信息来对所述数据集执行错误校正操作。
-
公开(公告)号:CN114402291A
公开(公告)日:2022-04-26
申请号:CN202080064626.2
申请日:2020-09-16
Applicant: 美光科技公司
IPC: G06F9/455
Abstract: 本发明提供一种计算机系统,其包含将可随机存取数据存储在所述计算机系统的主存储器中的不同类型的物理存储器装置。在一种做法中,操作系统从命名空间分配存储器以供应用程序使用。所述命名空间为对其中定义物理地址的物理存储器装置的逻辑参考。将所述命名空间绑定到存储器类型。响应于将所述命名空间绑定到所述存储器类型,所述操作系统调整页表以将所述命名空间中的逻辑存储器地址映射到所述存储器类型的存储器装置。
-
公开(公告)号:CN119917450A
公开(公告)日:2025-05-02
申请号:CN202510007976.X
申请日:2020-08-24
Applicant: 美光科技公司
Abstract: 描述了用于执行存储器内处理操作的方法及相关存储器装置和系统。可在不涉及单独处理单元的情况下在存储器装置的逻辑中提取并处理位串(例如,向量)。可在单个时钟循环序列期间对以位并行方式存储的数字执行运算(例如,算术运算)。因此,可在单遍次中执行算术,因为两个或多于两个位串经提取且不具有所述数字的中间存储。可从一或多个位线提取(例如,识别、发射、接收)向量。存储器阵列的寄存器可用于写入(例如,存储或临时存储)结果或促进算术运算的辅助位(例如,进位位或进位标志)。接近、邻近或在所述存储器阵列下方的电路系统可采用XOR或AND(或其它)逻辑来对所述数据进行提取、组织或运算。
-
公开(公告)号:CN114341802B
公开(公告)日:2025-01-10
申请号:CN202080061754.1
申请日:2020-08-24
Applicant: 美光科技公司
Abstract: 描述了用于执行存储器内处理操作的方法及相关存储器装置和系统。可在不涉及单独处理单元的情况下在存储器装置的逻辑中提取并处理位串(例如,向量)。可在单个时钟循环序列期间对以位并行方式存储的数字执行运算(例如,算术运算)。因此,可在单遍次中执行算术,因为两个或多于两个位串经提取且不具有所述数字的中间存储。可从一或多个位线提取(例如,识别、发射、接收)向量。存储器阵列的寄存器可用于写入(例如,存储或临时存储)结果或促进算术运算的辅助位(例如,进位位或进位标志)。接近、邻近或在所述存储器阵列下方的电路系统可采用XOR或AND(或其它)逻辑来对所述数据进行提取、组织或运算。
-
公开(公告)号:CN114175069A
公开(公告)日:2022-03-11
申请号:CN202080054457.4
申请日:2020-08-13
Applicant: 美光科技公司
Abstract: 一种具有多个装置的系统,所述多个装置可代管人工神经网络(ANN)的不同版本。在所述系统中,所述ANN的本地版本的更改可与所述ANN的主版本组合。在所述系统中,第一装置可包含可存储所述主版本的存储器,第二装置可包含可存储所述ANN的本地版本的存储器,且可存在存储所述ANN的本地版本的许多装置。所述第二装置(或所述系统的代管本地版本的任何其它装置)可包含可训练所述本地版本的处理器,和可传输从所述训练产生的所述本地版本的更改的收发器。所述第一装置可包含可接收本地版本的所述更改的收发器,和可将所述所接收到的更改与所述主版本组合的处理装置。
-
公开(公告)号:CN119065992A
公开(公告)日:2024-12-03
申请号:CN202410685227.8
申请日:2024-05-30
Applicant: 美光科技公司
Inventor: A·D·艾卡尔 , B·基思 , J·B·约翰逊 , 刘纯一 , S·古纳塞克拉安 , 保罗·A·拉伯奇 , G·A·金 , S·K·米拉瓦拉普 , 林书韦 , N·A·埃克尔 , L·P·约翰逊 , N·D·亨宁松
Abstract: 本申请案涉及描述用于堆叠存储器架构的接口技术。例如存储器系统的半导体系统可在堆叠的多个半导体裸片中分布存储器存取电路系统。所述系统的第一裸片可包含能够操作以配置所述第一裸片的一组多个第一接口的逻辑电路系统。每一第一接口块可包含能够操作以与所述系统的一或多个第二裸片的一或多个第二接口块通信以存取所述一或多个第二裸片的相应一组一或多个存储器阵列的电路系统。在一些实例中,所述系统可包含用于每一第一接口块的相应控制器以支持经由所述第一接口块进行的存取操作。所述系统还可包含非易失性存储装置、一或多个传感器或其组合以执行所述系统的各种操作。
-
公开(公告)号:CN114631076A
公开(公告)日:2022-06-14
申请号:CN202080076488.X
申请日:2020-11-10
Applicant: 美光科技公司
IPC: G06F3/06
Abstract: 本发明涉及一种存储器子系统,其经配置以响应于来自处理器的加载命令的生存时间要求。举例来说,由处理器(例如,SoC)发出的加载命令可包含任选生存时间参数或与任选生存时间参数相关联。所述参数要求所述存储器地址处的数据在由所述生存时间参数指定的时间内可用。当所请求数据当前在较低速存储器(例如,NAND快闪)中且在较高速存储器(例如,DRAM、NVRAM)中不可用时,所述存储器子系统可确定无法以所述指定时间使所述数据可用且任选地跳过所述操作并立即传回错误响应。
-
公开(公告)号:CN114341802A
公开(公告)日:2022-04-12
申请号:CN202080061754.1
申请日:2020-08-24
Applicant: 美光科技公司
Abstract: 描述了用于存储器内或近存储器处理的方法、设备和系统。可在不涉及单独处理单元的情况下在存储器装置的逻辑中提取并处理位串(例如,向量)。可在单个时钟循环序列期间对以位并行方式存储的数字执行运算(例如,算术运算)。因此,可在单遍次中执行算术,因为数字为所提取的两个或多于两个位串中的位且不具有所述数字的中间存储。可从一或多个位线提取(例如,识别、发射、接收)向量。存储器阵列的寄存器可用于写入(例如,存储或临时存储)结果或促进算术运算的辅助位(例如,进位位或进位标志)。接近、邻近或在所述存储器阵列下方的电路系统可采用XOR或AND(或其它)逻辑来对所述数据进行提取、组织或运算。
-
-
-
-
-
-
-
-
-