-
公开(公告)号:CN107402594A
公开(公告)日:2017-11-28
申请号:CN201710773696.5
申请日:2017-08-31
Applicant: 电子科技大学 , 电子科技大学广东电子信息工程研究院
IPC: G05F1/56
CPC classification number: G05F1/56
Abstract: 本发明涉及集成电路技术。本发明解决了现有低压差线性稳压器功耗较大的问题,提供了一种实现高电源电压转变的低功耗低压差线性稳压器,其技术方案可概括为:实现高电源电压转变的低功耗低压差线性稳压器,包括外部电源输入端、电压输出端、PMOS管一、PMOS管二、NJFET耐压管一、NJFET耐压管二、NMOS管一、NMOS管二、耗尽型NMOS管、二极管、电阻一及电阻二。本发明的有益效果是,其避免使用误差放大器及带隙基准源,电路结构简单,功耗较小,能够实现高压电源的变换,适用于低压差线性稳压器。
-
公开(公告)号:CN107390772B
公开(公告)日:2019-01-18
申请号:CN201710773734.7
申请日:2017-08-31
Applicant: 电子科技大学 , 电子科技大学广东电子信息工程研究院
IPC: G05F3/26
Abstract: 本发明涉及集成电路技术。本发明解决了现有低压差线性稳压器功耗较大的问题,提供了一种高电源电压低功耗低压差线性稳压器,其技术方案可概括为:高电源电压低功耗低压差线性稳压器,包括外部电源输入端、电压输出端、PMOS管一、PMOS管二、JFET耐压管一、JFET耐压管二、NMOS管、NPN管一、NPN管二、二极管、电容、电阻一、电阻二、电阻三及电阻四。本发明的有益效果是,避免使用误差放大器,电路结构简单,功耗较小,由于使用了JFET耐压管一及JFET耐压管二,从而可以在高电源电压下工作,适用于低压差线性稳压器。
-
公开(公告)号:CN107402594B
公开(公告)日:2019-01-18
申请号:CN201710773696.5
申请日:2017-08-31
Applicant: 电子科技大学 , 电子科技大学广东电子信息工程研究院
IPC: G05F1/56
Abstract: 本发明涉及集成电路技术。本发明解决了现有低压差线性稳压器功耗较大的问题,提供了一种实现高电源电压转变的低功耗低压差线性稳压器,其技术方案可概括为:实现高电源电压转变的低功耗低压差线性稳压器,包括外部电源输入端、电压输出端、PMOS管一、PMOS管二、NJFET耐压管一、NJFET耐压管二、NMOS管一、NMOS管二、耗尽型NMOS管、二极管、电阻一及电阻二。本发明的有益效果是,其避免使用误差放大器及带隙基准源,电路结构简单,功耗较小,能够实现高压电源的变换,适用于低压差线性稳压器。
-
公开(公告)号:CN108008755A
公开(公告)日:2018-05-08
申请号:CN201711226737.5
申请日:2017-11-29
Applicant: 电子科技大学 , 电子科技大学广东电子信息工程研究院
IPC: G05F1/56
CPC classification number: G05F1/56
Abstract: 一种内嵌基准的低压差线性稳压器,属于模拟集成电路技术领域。本发明利用NPN晶体管的基极-发射极电压作为负温度系数电压,电阻电压作为正温度系数电压,采用带隙基准的方法实现温度补偿;在低压差线性稳压器的反馈环路中使用NPN晶体管和电阻构成带隙基准,同时构建误差放大通道,使得本发明提供的低压差线性稳压器能实现低温度系数的电源变换功能。本发明提出的低压差线性稳压器具有基准电压源的功能,能够集成到芯片内部供电,保持较低的静态电流;与现有低压差线性稳压器相比,本发明使用更少数量的晶体管实现了电源的变换,并保持了较低的功耗。
-
公开(公告)号:CN107508583A
公开(公告)日:2017-12-22
申请号:CN201710774034.X
申请日:2017-08-31
Applicant: 电子科技大学 , 电子科技大学广东电子信息工程研究院
IPC: H03K17/284 , H03K17/28
CPC classification number: H03K17/284 , H03K17/28
Abstract: 本发明涉及集成电路技术。本发明一种基于电流型电容倍增的长延时电路,能够在现有电流型电容倍增电路的基础上进行改进,来实现面积小、工艺偏差比较小的长延迟电路,其技术方案可概括为:基于电流型电容倍增的长延时电路,包括外部电源输入端、电路输出端、NMOS管一、NMOS管二、PMOS管一、电容、电流源、PMOS管二、NMOS管三、比较器、基准电压输入端及计数器。本发明的有益效果是,采用了电流型电容倍增技术,使用较小的电容即可实现长延时的目的,且加入比较器及计数器,提升计数时间后可实现更长的延时,适用于长延时电路。
-
公开(公告)号:CN107390772A
公开(公告)日:2017-11-24
申请号:CN201710773734.7
申请日:2017-08-31
Applicant: 电子科技大学 , 电子科技大学广东电子信息工程研究院
IPC: G05F3/26
CPC classification number: G05F3/26
Abstract: 本发明涉及集成电路技术。本发明解决了现有低压差线性稳压器功耗较大的问题,提供了一种高电源电压低功耗低压差线性稳压器,其技术方案可概括为:高电源电压低功耗低压差线性稳压器,包括外部电源输入端、电压输出端、PMOS管一、PMOS管二、JFET耐压管一、JFET耐压管二、NMOS管、NPN管一、NPN管二、二极管、电容、电阻一、电阻二、电阻三及电阻四。本发明的有益效果是,避免使用误差放大器,电路结构简单,功耗较小,由于使用了JFET耐压管一及JFET耐压管二,从而可以在高电源电压下工作,适用于低压差线性稳压器。
-
公开(公告)号:CN107346976B
公开(公告)日:2020-03-17
申请号:CN201710569635.7
申请日:2017-07-13
Applicant: 电子科技大学
IPC: H03M1/54
Abstract: 一种数模混合的时间数字转换电路,属于集成电路技术领域。包括三角波产生电路、粗计数部分和细计数部分,三角波产生电路产生三角波信号SAW并输入到粗计数部分和细计数部分;粗计数部分通过计数器来计数开始信号START与结束信号STOP之间的三角波周期个数,三角波信号SAW通过第一比较器、第二比较器以及SR锁存器,产生一个与三角波信号具有相同周期的周期信号Q_DEC,并将此周期信号Q_DEC输入到计数器的时钟信号输入端口,完成粗计数部分;细计数部分在结束信号STOP到来时,通过采样模块将三角波信号SAW的当前电压值采样保持并通过缓冲器模块快速读出得到细计数结果。本发明能够将时间数字转换电路的分辨率提高到亚门级,且有效的减小了整个芯片的面积。
-
公开(公告)号:CN107426514B
公开(公告)日:2019-09-27
申请号:CN201710750060.9
申请日:2017-08-28
Applicant: 电子科技大学
Abstract: 一种CMOS图像传感器读出电路,属于模拟集成电路技术领域。CMOS图像传感器包括多个像素单元,像素单元包括源随器,源随器的衬底接地;读出电路包括运算放大器、电流源和MOS管M1,运算放大器的正向输入端连接像素单元的输出端,其输出端连接MOS管M1的栅极并输出CMOS图像传感器的输出信号,MOS管M1的衬底接地,其源极连接运算放大器的负向输入端并通过电流源后接地,其漏极连接电源电压;MOS管M1和源随器类型相同。本发明提出的读出电路适用于低面积高精度的CMOS图像传感器,在像素单元外找回像素单元内源随器电平位移损失的电压分量,校正后的结果不但消除了传统源随器因电平位移带来的直流偏移,而且小信号增益也比传统高精度型源随器更稳定。
-
公开(公告)号:CN109713902A
公开(公告)日:2019-05-03
申请号:CN201910043501.0
申请日:2019-01-17
Applicant: 电子科技大学
Abstract: 一种基于两级滤波器的数字比例-积分-微分补偿电路,属于集成电路技术领域。包括级联的一阶滤波器和二阶滤波器,一阶滤波器用于产生一个零点和一个极点,其中零点低于极点;二阶滤波器用于产生两个零点和两个极点;一阶滤波器的输入端作为数字比例-积分-微分补偿电路的输入端,其输出端连接二阶滤波器的输入端;二阶滤波器的输出端作为数字比例-积分-微分补偿电路的输出端。本发明采用一阶滤波器和二阶滤波器的级联结构,一阶滤波器中的零点超前于极点,能够降低电压阶跃响应时的过冲;尤其适用于DC/DC开关电源,相比于模拟补偿控制方法来说具有控制功能更强、设计周期短、控制方法灵活、可编程性、外围器件数少、先进的校正能力等优点。
-
公开(公告)号:CN109245534B
公开(公告)日:2020-04-17
申请号:CN201811233812.5
申请日:2018-10-23
Applicant: 电子科技大学
IPC: H02M3/158
Abstract: 一种基于双信号路径的数字比例‑积分‑微分补偿电路,属于集成电路技术领域。包括微分模块、第一积分模块、第二积分模块和第一加法器,第一积分模块的输入端连接微分模块的输入端并作为数字比例‑积分‑微分补偿电路的输入端,其输出端连接第一加法器的第一输入端;第二积分模块的输入端连微分模块的输出端,其输出端连接第一加法器的第二输入端;第一加法器的输出端作为数字比例‑积分‑微分补偿电路的输出端。本发明与模拟补偿控制方法相比具有控制功能强、控制方法灵活、可编程性、外围器件数少、先进的校正能力等优点,与传统数字补偿电路相比降低了环路补偿的复杂程度和减少了所用门电路的数量,在提高电路带宽的同时还可以提高电路增益。
-
-
-
-
-
-
-
-
-