一种使用AXI总线的图像模板匹配装置

    公开(公告)号:CN104820652B

    公开(公告)日:2018-02-13

    申请号:CN201510205896.1

    申请日:2015-04-28

    Abstract: 本发明公开了一种使用AXI总线的图像模板匹配装置。该装置从AXI4‑Stream总线数据流中得到待匹配字符图像以及模板图像数据,将图像分别存入字符图像FIFO缓存器和模板图像FIFO缓存器中,然后分别使用平均数模块计算字符图像和模板图像的平均值,同时将得到的平均值与各像素值利用减法器作差,使用乘法器、累加器和平方器对得到的差值分别做运算,最后使用比较器和输出控制模块对计算结果进行输出控制,采用AXI4‑Lite总线输出,由此得到模板匹配归一化相关系数。本发明中所有计算过程均采用硬件实现,在计算过程中大量采用触发器对数据流做流水线处理,并对运算过程做了大量优化,能有效提高并行性和计算速率,降低资源消耗。

    一种用于视频流信号处理系统的分布式传输装置

    公开(公告)号:CN104717433A

    公开(公告)日:2015-06-17

    申请号:CN201510138404.1

    申请日:2015-03-27

    Abstract: 本发明公开一种用于视频流信号处理系统的分布式传输装置,视频信号处理嵌入式系统中,该系统包括多个视频处理单元,AXI总线,ARM处理器和DDR存储器,分布式的DMA控制器和相应的DMA配置单元。每个分散的DMA控制器连接一个视频处理单元,完成其所连接的视频处理单元对DDR存储器的访问。本发明能够实现在处理单元与DDR存储器之间传送二维视频数据,使用的分布式设计方法使得DMA控制具有速度快、灵活性高、系统扩展性强、可靠性高的优势。本发明应用在高速运动线缆表观缺陷在线检测的视频处理系统中,可以极大地提高视频处理单元对片外存储器DDR的访问速度,从而提高整个系统的性能。

    一种线缆表观缺陷检测和字符识别装置

    公开(公告)号:CN104820985B

    公开(公告)日:2017-06-16

    申请号:CN201510205975.2

    申请日:2015-04-28

    Abstract: 本发明公开了一种线缆表观缺陷检测和字符识别的装置,属于图像采集与处理领域,特别是对线缆缺陷的图像识别领域。该装置主要包括图像采集平台以及基于Zynq的图像处理平台两大部分,图像采集部分通过光学平面镜辅助单个相机对线缆进行360°全景图像采集,图像处理平台是充分利用Zynq平台上软硬件联合设计的优势,在Zynq芯片内部进行高速图像数据采集、缓存、处理,处理包括缺陷检测和识别字符,最后通过驱动HDMI接口,在显示器上显示。实现了对线缆生产线上高速运动线缆的在线实时表观缺陷检测和字符识别。代替了传统的人工目检,提高了效率。

    一种电线电缆表面的点状字符识别方法

    公开(公告)号:CN104820827A

    公开(公告)日:2015-08-05

    申请号:CN201510206069.4

    申请日:2015-04-28

    Abstract: 本发明公开了一种电线电缆表面的点状字符识别方法;该发明属于图像处理领域,特别涉及自动光学字符识别领域。该方法主要包括大津法阈值提取与二值化,图像预处理,线缆区域粗提取,线缆倾斜校正,字符分割,字符倾斜校正,模板匹配,识别逻辑设计。本发明首次提出线缆表面点状字符的处理方法,该方法能够准确识别出各类线缆线材表面的点状数字、英文字符以及少数符号;线缆生产过程中,字符喷印时难免出现字符倾斜的情况,本方法在字符存在轻微倾斜时仍然能够进行准确识别,具有一定的抗干扰能力。

    基于FPGA的SDRAM大容量图像数据缓存器

    公开(公告)号:CN103607521A

    公开(公告)日:2014-02-26

    申请号:CN201310632506.X

    申请日:2013-12-02

    Abstract: 本发明公开了一种基于FPGA的SDRAM大容量图像数据缓存器,包括FPGA和至少两片设置在FPGA外部的SDRAM,所述FPGA与所述SDRAM连接,其特征在于:所述FPGA包括用于将第一信号和图像数据缓存器写端口的信号连接的第一片上FIFO、用于将第二信号和图像数据缓存器读端口的信号连接的第二片上FIFO和SDRAM读写控制器,所述SDRAM读写器分别与第一片上FIFO和第二片上FIFO连接,本发明的有益效果为:无需复杂的总线控制,省去了多余的功能,具有消耗资源小,时序性能高;接口简单,将SDRAM的地址对外隐藏,对外部的接口类似一个FIFO,操作简单,便于移植。

    一种线缆表观图像缺陷检测装置

    公开(公告)号:CN104851069A

    公开(公告)日:2015-08-19

    申请号:CN201510206498.1

    申请日:2015-04-28

    Abstract: 本发明公开了一种线缆表观图像缺陷检测装置,包括zynq处理平台和片外DDR3存储器,其中zynq处理平台包括ARM部分、FPGA硬件处理部分和总线互联部分。本发明用于线材表观缺陷检测,高速摄像机对线缆表观进行成像,通过camera link接口连接入本系统,通过中值滤波,sobel边缘检测,阈值分割,形态学滤波,边界追踪及目标识别六个图像处理步骤,最终将有缺陷的图像经过标记后发送给HDMI显示器显示结果。本发明将部分图像处理算法在硬件上实现,包括中值滤波,sobel边缘检测,阈值分割和形态学滤波,大幅度提高了图像处理的速度。

    一种线缆表观缺陷检测和字符识别装置

    公开(公告)号:CN104820985A

    公开(公告)日:2015-08-05

    申请号:CN201510205975.2

    申请日:2015-04-28

    Abstract: 本发明公开了一种线缆表观缺陷检测和字符识别的装置,属于图像采集与处理领域,特别是对线缆缺陷的图像识别领域。该装置主要包括图像采集平台以及基于Zynq的图像处理平台两大部分,图像采集部分通过光学平面镜辅助单个相机对线缆进行360°全景图像采集,图像处理平台是充分利用Zynq平台上软硬件联合设计的优势,在Zynq芯片内部进行高速图像数据采集、缓存、处理,处理包括缺陷检测和识别字符,最后通过驱动HDMI接口,在显示器上显示。实现了对线缆生产线上高速运动线缆的在线实时表观缺陷检测和字符识别。代替了传统的人工目检,提高了效率。

    一种模块化的宽幅扫描图像采集系统及实现方法

    公开(公告)号:CN104935779A

    公开(公告)日:2015-09-23

    申请号:CN201510390980.5

    申请日:2015-07-06

    CPC classification number: H04N1/0318

    Abstract: 该发明公开了一种模块化的宽幅扫描图像采集系统及实现方法,涉及图像采集领域。针对背景现有宽幅扫描仪扫描幅面固定、传感器连接线过长而导致的图像失真、主控板面积过大而导致的成本高、图像数据集中处理而导致的主控芯片负荷重成本高等问题改进设计一种模块化的宽幅扫描图像采集系统及实现方法,该模块化的宽幅扫描图像采集系统包括:图像采集模块、可接收图像采集模块传输的模拟信号并转化为串行流数据的模块A、可以连接多路模块A且将A输出的串行流数据接收并缓存然后转发到上位机的模块B、上位机;从而具有在对大幅图像采集过程中失真面积少、成本低、可靠性高的效果。

Patent Agency Ranking