一种多口快充充电电源以及充电方法

    公开(公告)号:CN115021381A

    公开(公告)日:2022-09-06

    申请号:CN202210698213.0

    申请日:2022-06-20

    Abstract: 本发明公开了一种多口快充充电电源以及充电方法,所述多口快充充电电源通过多个充电控制模块同步各自充电接口的状态,然后基于充电接口的状态控制光电耦合器的光耦信号变化,进一步控制交直流转换模块的输出电压,从而为相应的充电接口提供快充电压。其中,本发明只需一个光电耦合器,即多个充电控制模块共用一路光电耦合器的光耦信号便可实现多口快充,且无需通过额外的MCU进行充电接口的插拔监测以及对不同的接口状态进行功率分配,简化了电路结构以及功率分配流程。此外,本发明只需一个电压控制模块就可以实现多口快充,进一步简化了电路结构,大大降低了BOM成本。

    一种多口快充充电电源
    2.
    实用新型

    公开(公告)号:CN218498860U

    公开(公告)日:2023-02-17

    申请号:CN202221542711.8

    申请日:2022-06-20

    Abstract: 本实用新型公开了一种多口快充充电电源,所述多口快充充电电源通过多个充电控制模块同步各自充电接口的状态,然后基于充电接口的状态控制光电耦合器的光耦信号变化,进一步控制交直流转换模块的输出电压,从而为相应的充电接口提供快充电压。其中,本实用新型只需一个光电耦合器,即多个充电控制模块共用一路光电耦合器的光耦信号便可实现多口快充,且无需通过额外的MCU进行充电接口的插拔监测以及对不同的接口状态进行功率分配,简化了电路结构以及功率分配流程。此外,本实用新型只需一个电压控制模块就可以实现多口快充,进一步简化了电路结构,大大降低了BOM成本。

    复用于多电机的相电流采样控制电路

    公开(公告)号:CN119315898A

    公开(公告)日:2025-01-14

    申请号:CN202411322956.3

    申请日:2024-09-23

    Abstract: 本申请公开复用于多电机的相电流采样控制电路,相电流采样控制电路包括三桥臂驱动电路、相电流切换电路以及单运放采样电路;相电流切换电路用于选择电机组中的一个电机的三个相电流传输端分别连通至三桥臂驱动电路的一个上桥臂和一个下桥臂的连接节点;三桥臂驱动电路通过其内部的采样电阻的两端连接到单运放采样电路;三桥臂驱动电路中各个下桥臂均连接于采样电阻的一端,使采样电阻用于在不同时刻采样对应下桥臂流出的一个相电流并反馈到单运放采样电路;单运放采样电路,用于在输入所述一个相电流时,通过在其输入端串联电阻来降低失调信号,还通过内设的滤波网络对所述一个相电流进行滤波。

    单路电流采样电路、芯片及负载检测电路

    公开(公告)号:CN119001190A

    公开(公告)日:2024-11-22

    申请号:CN202411184916.7

    申请日:2024-08-27

    Abstract: 本申请公开单路电流采样电路、芯片及负载检测电路,单路电流采样电路包括处理单元、选择器以及至少两个采样通道;单路电流采样电路设置一个电流复用采样端;所述至少两个采样通道中存在一个采样复用通道;处理单元,用于在所述电流复用采样端采样一个负载元件的电流的情况下,当选择器选通所述采样复用通道连接至处理单元时,测得所述一个负载元件的电流经过所述采样复用通道放大的结果。

    多路电流采样电路、芯片及负载电流检测电路

    公开(公告)号:CN119044565A

    公开(公告)日:2024-11-29

    申请号:CN202411184758.5

    申请日:2024-08-27

    Abstract: 本申请公开多路电流采样电路、芯片及负载电流检测电路,多路电流采样电路包括处理单元、选择器、加法器以及至少两个采样通道;多路电流采样电路设置电流复用采样端;至少两个采样通道中存在采样复用通道;在电流复用采样端采样预设数量个负载元件的总电流的情况下,当选择器选通采样复用通道连接至处理单元时,处理单元测得预设数量个负载元件的总电流经过采样复用通道放大的结果;在电流复用采样端采样一个负载元件的电流的情况下,当选择器选通采样复用通道连接至处理单元时,处理单元测得一个负载元件的电流经过采样复用通道放大的结果。

    总电流采样电路、芯片及负载检测电路

    公开(公告)号:CN118937750A

    公开(公告)日:2024-11-12

    申请号:CN202411184448.3

    申请日:2024-08-27

    Abstract: 本申请公开总电流采样电路、芯片及负载检测电路,总电流采样电路包括处理单元、选择器以及至少两个采样通道;总电流采样电路设置一个参考采样端、至少一个第一电流采样端以及一个电流复用采样端;所述至少两个采样通道中存在至少一个第一采样通道和一个采样复用通道;处理单元,用于在所述电流复用采样端采样预设数量个负载元件的总电流的情况下,当选择器选通所述采样复用通道连接至处理单元时,测得所述预设数量个负载元件的总电流经过所述采样复用通道放大的结果;其中,所述预设数量个负载元件的总电流是所述预设数量个负载元件的电流的和值;所述预设数量是大于数值1。

    用于I2C地址设备信息配置的芯片及电路结构

    公开(公告)号:CN119149468A

    公开(公告)日:2024-12-17

    申请号:CN202310718357.2

    申请日:2023-06-16

    Abstract: 本申请公开用于I2C地址设备信息配置的芯片及电路结构,芯片连接到I2C总线上;芯片设置探测引脚,芯片的探测引脚与探测电阻连接,探测电阻的电阻值变化时,探测引脚处的电压信号的电压值发生变化;芯片存储探测引脚处的电压信号的电压值与I2C地址设备信息之间的映射关系;芯片用于基于前述映射关系,使用探测引脚处的电压信号配置出I2C地址设备信息。本申请还公开一种电路结构,该电路结构包括探测电阻与所述芯片,探测电阻的第一端与所述芯片的探测引脚连接,探测电阻的第二端接地,芯片连接到I2C总线上以使电路结构连接到I2C总线上。

    一种帧间间隔的通信控制方法及芯片

    公开(公告)号:CN119483824A

    公开(公告)日:2025-02-18

    申请号:CN202411423414.5

    申请日:2024-10-12

    Inventor: 肖德 彭飞

    Abstract: 本申请公开一种帧间间隔的通信控制方法及芯片,通信控制方法包括:步骤1、在发送设备发送完当前帧数据的最后位后,启动计时并记录初始时刻,同时根据所述最后位的最后半个比特周期内的电平情况驱动配置信号线置为低电平,并控制所述配置信号线在预测时间段内保持低电平,再释放所述配置信号线为高阻态,并检测接收中断响应;步骤2、在所述发送设备检测到接收中断响应后,保持计时并检测发送请求;步骤3、在所述发送设备检测到发送请求后,所述发送设备开始发送下一帧数据的帧头,同时将初始时刻至当前时刻的时间间隔确定为帧间间隔。

    一种具有多路独立快充电路的适配器以及快充方法

    公开(公告)号:CN115425723A

    公开(公告)日:2022-12-02

    申请号:CN202211100143.0

    申请日:2022-09-09

    Abstract: 本发明公开了一种具有多路独立快充电路的适配器以及快充方法,所述适配器通过第一连通模块将两路独立快充电路之间的光电耦合器短接,使得在只有一个充电接口接入充电设备的情况下,充电控制模块之间无需通过通信接口沟通充电设备的申请电压,光耦信号可以直接通过第一连通模块传输到另一路独立快充电路,提高了充电效率,而且避免了因通信延迟导致的光耦信号反馈不及时而造成的输出电压不稳定的问题。此外,每一个连通模块都设置了两个开关,这样即使其中一个开关未完全关闭,也可以起到防止电压倒灌的作用。

    用于多个电路结构配置的I2C总线系统

    公开(公告)号:CN119149469A

    公开(公告)日:2024-12-17

    申请号:CN202310718518.8

    申请日:2023-06-16

    Abstract: 本申请公开用于多个电路结构配置的I2C总线系统,I2C总线系统包括连接到I2C总线上的多个电路结构,所述电路结构用于根据其设置的探测引脚配置出I2C地址设备信息;I2C地址设备信息包括设备地址,任意两个所述电路结构配置出的设备地址是不同;其中,所述多个所述电路结构所使用的关于I2C地址设备信息的映射关系均相同。通过在连接到I2C总线的电路结构中提供相应探测引脚并实时检测引脚处的信号来自动配置出各个电路结构的I2C主从角色及设备地址,不需相关技术领域人员在出厂时按照既定焊接位置来对各个电路结构分别烧录相匹配的固件,即使焊接位置是错误,也不影响各个电路结构在I2C总线中配置正确的设备地址,简化支持I2C通信的芯片生产时的流程。

Patent Agency Ranking