-
公开(公告)号:CN1953326A
公开(公告)日:2007-04-25
申请号:CN200610114285.7
申请日:2006-11-03
Applicant: 清华大学
Abstract: 本发明属于对称输出寄存器技术领域,其特征在于,在状态发生转变的充电或者放电支路上只有两个晶体管,并且由于CLK和D信号在一个发生翻转时另一个处于稳定状态,因此实际发生状态变化时只有一个晶体管在控制,从而加快翻转速度,同时对称性也好。由于引入了冗余电路,因而两种电路在保持状态时,能够对宇宙射线等造成的软错误进行自动恢复,具有自我修复能力。
-
-
-
公开(公告)号:CN1953327A
公开(公告)日:2007-04-25
申请号:CN200610114286.1
申请日:2006-11-03
Applicant: 清华大学
Abstract: 本发明属于CMOS电平转换触发器领域,其特征在于,含有:该触发器含有充放电电路,条件开关,保持电路,时钟窗口电路,差分输入的充电以及时钟脉冲的形成电路,其中两个对称条件开关控制两条对称的交叉充放电支路,同时两个对称的保持电路保持相应状态下的内部节点的状态,时钟窗口电路则允许电路仅在时钟上升沿的一瞬间触发器打开,而在时钟信号稳定为高的情况下触发器关闭,避免时钟电平为稳定电平期间输入信号变化而发生的错误翻转,同时由于采用了条件开关,消除了内部冗余翻转,因此降低了功耗且能实现低电平向高电平的转换。
-
公开(公告)号:CN100471061C
公开(公告)日:2009-03-18
申请号:CN200610114286.1
申请日:2006-11-03
Applicant: 清华大学
Abstract: 本发明属于CMOS电平转换触发器领域,其特征在于:该触发器含有充放电电路,条件开关,保持电路,时钟窗口电路,差分输入的充电以及时钟脉冲的形成电路,其中两个对称条件开关控制两条对称的交叉充放电支路,同时两个对称的保持电路保持相应状态下的内部节点的状态,时钟窗口电路则允许电路仅在时钟上升沿的一瞬间触发器打开,而在时钟信号稳定为高的情况下触发器关闭,避免时钟电平为稳定电平期间输入信号变化而发生的错误翻转,同时由于采用了条件开关,消除了内部冗余翻转,因此降低了功耗且能实现低电平向高电平的转换。
-
公开(公告)号:CN100471060C
公开(公告)日:2009-03-18
申请号:CN200610114285.7
申请日:2006-11-03
Applicant: 清华大学
Abstract: 本发明属于对称输出寄存器技术领域,其特征在于,在状态发生转变的充电或者放电支路上只有两个晶体管,并且由于CLK和D信号在一个发生翻转时另一个处于稳定状态,因此实际发生状态变化时只有一个晶体管在控制,从而加快翻转速度,同时对称性也好。由于引入了冗余电路,因而两种电路在保持状态时,能够对宇宙射线等造成的软错误进行自动恢复,具有自我修复能力。
-
-
公开(公告)号:CN1953325A
公开(公告)日:2007-04-25
申请号:CN200610114284.2
申请日:2006-11-03
Applicant: 清华大学
Abstract: 本发明属于CMOS电平转换用的触发器技术领域,其特征在于其特征在于,该触发器含有条件开关,条件放电电路,保持电路,数据锁存电路,时钟脉冲电路和状态信号输出电路,其中条件开关根据输出反馈信号和输入数据信号控制内部节点电荷的放电,消除冗余翻转;数据锁存电路通过状态反馈来控制充放电的条件,同时锁存数据;时钟脉冲电路控制触发器只在时钟的上升沿的瞬间打开,消除在时钟高电平期间数据发生变化带来的错误翻转;由于采用了输出反馈和消除冗余翻转机制,因此本发明具有低功耗,低泄露电流的特点。
-
-
-
-
-
-
-
-