-
公开(公告)号:CN102592033A
公开(公告)日:2012-07-18
申请号:CN201210058540.6
申请日:2012-03-07
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开了一种片上供电网络仿真的通孔处理方法及系统。该通孔处理方法包括:步骤1,计算片上供电网络的总电流Itotal;步骤2,计算第l层金属走线到第l-1层金属走线之间的通孔总数;步骤3,如果,则忽略第l层金属走线到第l-1层金属走线之间第j个通孔,否则保留第l层金属走线到第l-1层金属走线之间第j个通孔;步骤4,忽略通孔后,修改电路拓扑图;其中为第l层金属走线到第l-1层金属走线之间第j个通孔电阻,l为正整数,ε为求解精度,μ为倍数因子。本发明可以根据求解精度ε和倍数因子μ自适应地实现通孔处理,并且通过并查集技术将电路拓扑更新,形成的仿真矩阵不再具有很强的病态性,因此可以提高待求解问题的收敛性和稳定性。
-
公开(公告)号:CN102646143A
公开(公告)日:2012-08-22
申请号:CN201210058929.0
申请日:2012-03-07
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开了一种片上供电网络仿真中电导矩阵构造方法及系统。该电导矩阵构造方法包括步骤1,将属于电源网上的结点散列到电源网散列表HASHvdd中,将属于地网上的结点散列到地网散列表HASHgnd中;步骤2,得到解析后的SIPCE网表中的元件和结点的邻接关系;步骤3,根据所述邻接关系建立电路连接拓扑图;步骤4,根据所述电路连接拓扑图构造电导矩阵。本发明可以快速准确地读取SPICE格式的供电网络电路网表,将供电网络中的电学元件以及结点信息存储到方便快捷的数据结构中;然后,在供电网络特有的几何拓扑性质基础上,根据结点分析方法的原理,采用高效的电路构建器将供电网络建立成仿真矩阵以及右端电流向量。
-
公开(公告)号:CN101923595B
公开(公告)日:2012-10-24
申请号:CN201010262309.X
申请日:2010-08-25
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开一种模拟集成电路版图寄生器件提取系统及方法,主要是为了优化集成电路设计,提取出不同制造工艺下的寄生器件而设计。本发明包括:数据读取模块,读取模拟集成电路版图数据;图层定义模块,描述版图中几何层与物理层之间的对应关系;寄生器件提取规则模块,用于制定寄生器件的提取规则,生成提取规则执行文件;以及,寄生器件提取模块,对接收到的所述数据读取模块输出的数据进行预处理,并基于图层定义模块和寄生器件提取规则模块对接收的所述数据进行运算提取,再将提取出的寄生器件标入到上述模拟集成电路版图中,并输出包含寄生器件的模拟集成电路版图。本发明能够提取出不同制造工艺下的寄生器件,为版图优化设计提供依据。
-
公开(公告)号:CN102592033B
公开(公告)日:2013-07-24
申请号:CN201210058540.6
申请日:2012-03-07
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开了一种片上供电网络仿真的通孔处理方法及系统。该通孔处理方法包括:步骤1,计算片上供电网络的总电流Itotal;步骤2,计算第l层金属走线到第l-1层金属走线之间的通孔总数步骤3,如果则忽略第l层金属走线到第l-1层金属走线之间第j个通孔,否则保留第l层金属走线到第l-1层金属走线之间第j个通孔;步骤4,忽略通孔后,修改电路拓扑图;其中为第l层金属走线到第l-1层金属走线之间第j个通孔电阻,l为正整数,ε为求解精度,μ为倍数因子。本发明可以根据求解精度ε和倍数因子μ自适应地实现通孔处理,并且通过并查集技术将电路拓扑更新,形成的仿真矩阵不再具有很强的病态性,因此可以提高待求解问题的收敛性和稳定性。
-
公开(公告)号:CN103207941A
公开(公告)日:2013-07-17
申请号:CN201310152859.X
申请日:2013-04-27
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开了一种集成电路供电网络全参数模型下瞬态分析方法,包括:确定步骤,确定待分析的集成电路供电网络的全参数模型信息;建立步骤,基于所述全参数模型信息建立包含多个独立子电路的供电网络拓扑图;分析步骤,对所述供电网络拓扑图中的各个子电路并行进行直流工作点分析和瞬态分析得到各个子电路在各个时刻的电路节点电压分布。对于全参数的电路模型,本发明建立了可以采用对称矩阵求解器的线性系统,根据问题求解的特点,混合采用了直接求解器和迭代求解器。本发明可以对例如SPICE网表格式全参数模型下的供电网络进行快速精确的瞬态电压降分析,尤其是在内存消耗方面,相比以往的仿真器有着很大程度的提高。
-
公开(公告)号:CN101923595A
公开(公告)日:2010-12-22
申请号:CN201010262309.X
申请日:2010-08-25
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开一种模拟集成电路版图寄生器件提取系统及方法,主要是为了优化集成电路设计,提取出不同制造工艺下的寄生器件而设计。本发明包括:数据读取模块,读取模拟集成电路版图数据;图层定义模块,描述版图中几何层与物理层之间的对应关系;寄生器件提取规则模块,用于制定寄生器件的提取规则,生成提取规则执行文件;以及,寄生器件提取模块,对接收到的所述数据读取模块输出的数据进行预处理,并基于图层定义模块和寄生器提取规则模块对接收的所述数据进行运算提取,再将提取出的寄生器件标入到上述模拟集成电路版图中,并输出包含寄生器件的模拟集成电路版图。本发明能够提取出不同制造工艺下的寄生器件,为版图优化设计提供依据。
-
公开(公告)号:CN102663166B
公开(公告)日:2015-10-28
申请号:CN201210073172.2
申请日:2012-03-19
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开了一种片上供电网络仿真方法及系统。该方法包括:步骤1,读入SPICE网表;步骤2,建立供电网络拓扑图;步骤3,建立矩阵方程Ax=b,其中A为n×n的电导矩阵,x为供电网络待求解的结点电压向量,b为电流,n为细网格点数;步骤4,利用网格点双重聚合算法求解粗化算子,并利用粗化算子求解矩阵方程。本发明提出一种更稳定、高效、占用内存更少、且具有线性复杂度的供电网络静态仿真方案,该方案可在满足用户指定的求解精度情况下,以尽量少的运行时间、尽量少的内存消耗完成对指定SPICE网表格式的供电网络结点电压降分析。
-
公开(公告)号:CN102646143B
公开(公告)日:2014-03-26
申请号:CN201210058929.0
申请日:2012-03-07
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开了一种片上供电网络仿真中电导矩阵构造方法及系统。该电导矩阵构造方法包括步骤1,将属于电源网上的结点散列到电源网散列表HASHvdd中,将属于地网上的结点散列到地网散列表HASHgnd中;步骤2,得到解析后的SIPCE网表中的元件和结点的邻接关系;步骤3,根据所述邻接关系建立电路连接拓扑图;步骤4,根据所述电路连接拓扑图构造电导矩阵。本发明可以快速准确地读取SPICE格式的供电网络电路网表,将供电网络中的电学元件以及结点信息存储到方便快捷的数据结构中;然后,在供电网络特有的几何拓扑性质基础上,根据结点分析方法的原理,采用高效的电路构建器将供电网络建立成仿真矩阵以及右端电流向量。
-
公开(公告)号:CN102663166A
公开(公告)日:2012-09-12
申请号:CN201210073172.2
申请日:2012-03-19
Applicant: 清华大学
IPC: G06F17/50
Abstract: 本发明公开了一种片上供电网络仿真方法及系统。该方法包括:步骤1,读入SPICE网表;步骤2,建立供电网络拓扑图;步骤3,建立矩阵方程Ax=b,其中A为n×n的电导矩阵,x为供电网络待求解的结点电压向量,b为电流,n为细网格点数;步骤4,利用网格点双重聚合算法求解粗化算子,并利用粗化算子求解矩阵方程。本发明提出一种更稳定、高效、占用内存更少、且具有线性复杂度的供电网络静态仿真方案,该方案可在在满足用户指定的求解精度情况下,以尽量少的运行时间、尽量少的内存消耗完成对指定SPICE网表格式的供电网络结点电压降分析。
-
-
-
-
-
-
-
-