实现高速缓存一致性协议表达转换的方法及系统

    公开(公告)号:CN104536772A

    公开(公告)日:2015-04-22

    申请号:CN201510050812.1

    申请日:2015-01-30

    Abstract: 本发明披露了实现高速缓存一致性协议表达转换的方法及系统,其中方法包括:用应用程序可视化语言针对描述高速缓存一致性协议的记录表格中的原始数据编写宏处理工具;用宏处理工具将记录表格中的原始数据处理成符合硬件描述语言格式的单元格数据;将符合硬件描述语言格式的单元格数据转换为硬件描述语言格式的数据。本发明满足了将复杂的高速缓存一致性协议用硬件实现的需求,且能够在改变高速缓存一致性协议的同时及时、准确地用硬件描述语言Verilog实现。

    实现高速缓存一致性协议表达转换的方法及系统

    公开(公告)号:CN104536772B

    公开(公告)日:2017-12-12

    申请号:CN201510050812.1

    申请日:2015-01-30

    Abstract: 本发明披露了实现高速缓存一致性协议表达转换的方法及系统,其中方法包括:用应用程序可视化语言针对描述高速缓存一致性协议的记录表格中的原始数据编写宏处理工具;用宏处理工具将记录表格中的原始数据处理成符合硬件描述语言格式的单元格数据;将符合硬件描述语言格式的单元格数据转换为硬件描述语言格式的数据。本发明满足了将复杂的高速缓存一致性协议用硬件实现的需求,且能够在改变高速缓存一致性协议的同时及时、准确地用硬件描述语言Verilog实现。

    一种混合内存系统及其管理方法

    公开(公告)号:CN104360825A

    公开(公告)日:2015-02-18

    申请号:CN201410673934.1

    申请日:2014-11-21

    Inventor: 陈继承 江山刚

    CPC classification number: G06F3/068 G06F3/0604 G06F3/0656

    Abstract: 本发明公开了一种混合内存系统及其管理方法,属于计算机数据存储领域。本发明公开的方法包括:将两种或两种类型以上的存储介质架构成一个混合内存系统,其中,混合内存系统中所有存储介质按照统一的编址方式进行编址,并分别记录各类型的存储介质对应的地址范围;当混合内存系统中内存控制器收到读写请求时,根据读写请求的地址所属的地址范围查找对应的存储介质的类型,调用该类型的存储介质对应的访问控制器对读写请求进行处理。本发明还公开了一种混合内存系统。本申请技术方案使得整个系统具有多种整体属性,同时整个计算机系统可以按照传统方式进行管理内存,提高了内存系统的性能,增加了内存系统的使用时间。

    一种混合内存系统及其管理方法

    公开(公告)号:CN104360825B

    公开(公告)日:2018-02-06

    申请号:CN201410673934.1

    申请日:2014-11-21

    Inventor: 陈继承 江山刚

    Abstract: 本发明公开了一种混合内存系统及其管理方法,属于计算机数据存储领域。本发明公开的方法包括:将两种或两种类型以上的存储介质架构成一个混合内存系统,其中,混合内存系统中所有存储介质按照统一的编址方式进行编址,并分别记录各类型的存储介质对应的地址范围;当混合内存系统中内存控制器收到读写请求时,根据读写请求的地址所属的地址范围查找对应的存储介质的类型,调用该类型的存储介质对应的访问控制器对读写请求进行处理。本发明还公开了一种混合内存系统。本申请技术方案使得整个系统具有多种整体属性,同时整个计算机系统可以按照传统方式进行管理内存,提高了内存系统的性能,增加了内存系统的使用时间。

Patent Agency Ranking