多路并行快速傅里叶变换硬件计算架构

    公开(公告)号:CN119202494A

    公开(公告)日:2024-12-27

    申请号:CN202411366767.6

    申请日:2024-09-29

    Applicant: 浙江大学

    Abstract: 本发明公开了一种多路并行快速傅里叶变换硬件计算架构,包含:ADC芯片,用于将模拟信号转换为数字信号;串转并模块,连接至ADC芯片,串转并模块将接收到的数据流转换为P路并行的数据流;P个N点FFT计算核,连接至串转并模块,每个N点FFT计算核用于接收并行的一路数据流并对接收到的数据进行FFT计算处理;P个旋转模块,分别连接至一个对应的N点FFT计算核,每个旋转模块用于对N点FFT计算核的计算结果进行旋转操作;P点FFT模块,连接至多个旋转模块,P点FFT模块对P个旋转模块的旋转结果进行P点FFT计算后输出FFT结果。本发明的多路并行快速傅里叶变换硬件计算架构,可实现多路数据流的并行计算,达到快速傅里叶变换硬件计算加速效果。

    基于数字锁相器的近距离无线时钟频率同步方法和系统

    公开(公告)号:CN118868872A

    公开(公告)日:2024-10-29

    申请号:CN202410845728.8

    申请日:2024-06-27

    Applicant: 浙江大学

    Abstract: 本发明公开了一种基于数字锁相器的近距离无线时钟频率同步方法和系统,包含:从节点以固定的同步周期T′sync接收主节点发送的LFM信号;从节点计算出接收信号的精确相位θr,并与一个为常数的期望相位θex作差输入以PI控制器形式实现的环路滤波器,经过环路滤波后得到可编程晶振的控制字;从节点根据控制字改变内部可编程晶振的频率。本发明的基于数字锁相器的近距离无线时钟频率同步方法和系统,基于数字锁相的时钟校准方式可达到较高的同步精度与稳定度,能够在固定或运动的分布式系统中都广泛应用。

Patent Agency Ranking