-
公开(公告)号:CN117057417A
公开(公告)日:2023-11-14
申请号:CN202310815599.3
申请日:2023-07-04
Applicant: 桂林电子科技大学
IPC: G06N3/098 , G06N3/09 , G06N3/084 , G06N3/0464 , G06N3/0455 , G06N3/048
Abstract: 本发明提供了一种批量归一化对比学习缓解异构联邦学习问题的方法,基于对比学习与批量标准归一化的联邦学习,利用模型学习到的表示之间的相似性来校正各个客户端的局部训练,在模型层次上进行对比学习;此外,在对比学习的基础上加上批量标准归一化,在生成局部模型之后,全局模型聚合之前,对模型进行归一化处理,以减轻平均模型之前的特征偏移。
-
公开(公告)号:CN116975890A
公开(公告)日:2023-10-31
申请号:CN202310976244.2
申请日:2023-08-04
Applicant: 桂林电子科技大学
IPC: G06F21/60 , G06F21/62 , G06V10/44 , G06N3/0464 , G06N3/08
Abstract: 本发明公开了一种基于GhostNet的轻量级图像隐写分析方法和网络模型,通过构建GhostNet模型,并对其进行参数调整和优化后进行图像隐写分析。采用Ghost Block用更少的参数生成更多的特征图,即在保证网络精度的同时减少网络参数和计算量,从而提升计算速度,降低延时。同时采用SE Block对特征通道的权重进行自适应分配,通过获取到特征图的每个通道的重要程度,对每个特征赋予不同的权重值,从而让神经网络重点关注某些特征通道,提升对当前任务有用的特征图的通道,并抑制对当前任务用处不大的特征通道。将Ghost Block和SE Block进行堆叠以有效提取隐写图像的特征,并轻量化图像隐写网络模型,提升网络性能并降低参数量,提升识别精度,降低消耗资源。
-
公开(公告)号:CN111475460A
公开(公告)日:2020-07-31
申请号:CN202010262036.2
申请日:2020-04-06
Applicant: 桂林电子科技大学
IPC: G06F15/78 , G06F15/173 , G06F13/12
Abstract: 本发明公开了一种基于NoC的高速数据采集系统与上位机通信接口控制器,包括模数转换芯片、路由器、核心路由器、Aurora接口和SFP光电转换接口,所述Aurora接口包括资源节点接收接口模块、时钟和复位模块和数据传输模块,将所述模数转换芯片采集到的数据通过所述路由器传输到所述核心路由器,在数据顺序正确的情况下,所述资源节点接收接口模块将从所述核心路由器发送过来的数据传给所述数据传输模块;并由所述时钟和复位模块产生所述数据传输模块所需要的时钟和复位;然后由所述数据传输模块将传来的低速并行数据变为高速串行数据通过所述SFP光电转换接口发送给上位机进行处理,降低系统功耗和整体开发难度。
-
公开(公告)号:CN111343519A
公开(公告)日:2020-06-26
申请号:CN202010113269.6
申请日:2020-02-24
Applicant: 桂林电子科技大学
IPC: H04Q11/00
Abstract: 本发明公开了一种光电互联网络架构及数据传输方法,所述光电互联网络架构包括资源节点、资源网络接口、路由控制器、电路路由器、光电转换接口和光路路由器,将链路配置数据包通过传输方式控制器传输至路由控制器网络;接收所述链路配置数据包,进行配置请求的传输,得到配置完成信号;根据所述配置完成信号产生数据包,通过光电转换接口传输至光路路由器;经过所述光路路由器的传输后,通过所述光电转换接口将数据包传输至资源节点并计数;完成计数,释放传输链路,完成光电互联网络的数据传输,降低传输时延,提高抗干扰性和通信带宽。
-
公开(公告)号:CN111211884A
公开(公告)日:2020-05-29
申请号:CN202010043995.5
申请日:2020-01-15
Applicant: 桂林电子科技大学
Abstract: 本发明公开了一种基于片上网络的高速数据采集系统的时钟同步系统及方法,基于片上网络的高速数据采集系统的时钟同步系统包括主时钟路由器和从时钟路由器,实现发送主时钟至每个从时钟路由器;进行主时钟和从时钟的相位差值测量,并将测量结果发送至主时钟路由器;根据接收到的测量结果以及每个从时钟的不同采样时间间隔计算出每个从时钟的相位偏移值,并发送给从时钟路由器;对从时钟的相位进行偏移,直到相位偏移值减至一时,发送偏移完成信号给主时钟路由器;发送时钟同步完成信号给每个从时钟路由器。进而实现多个同频时钟高精度同步,减少数据采集系统的时间相位误差,提高系统的性能。
-
公开(公告)号:CN117424963A
公开(公告)日:2024-01-19
申请号:CN202311487475.3
申请日:2023-11-09
Applicant: 桂林电子科技大学
IPC: H04N1/32 , G06V10/80 , G06V10/82 , G06N3/0464
Abstract: 本发明公开了一种基于CNN和Transformer的图像隐写分析方法,构建了基于CNN分支和Transformer分支特征融合的隐写分析模型,用于图像隐写分析。方法包括:划分隐写图像数据集为训练集、验证集和测试集;将训练集输入模型中进行训练,其中CNN分支和Transformer分支分别提取隐写图像的局部特征和全局特征,融合块用于融合局部特征和全局特征,保存模型的训练权重;将训练后的模型用于检测测试集的隐写图像,得到检测结果。本发明采用图像隐写分析模型进行图像隐写分析,它可以在不破坏各自建模的前提下,从多尺度的层次上融合局部特征和全局特征,从而提高图像隐写分析的检测精度。
-
公开(公告)号:CN113093585A
公开(公告)日:2021-07-09
申请号:CN202110235200.5
申请日:2021-03-03
Applicant: 桂林电子科技大学
IPC: G05B19/042
Abstract: 本发明公开了一种基于NoC的高速数据采集系统与上位机通信接口控制器,包括多个路由器,与任一个所述路由器连接的缓存控制器资源节点和模数转换芯片,与所述缓冲控制器资源节点连接的PCIe插槽和DDRSDRAM芯片,与所述PCIe插槽连接的上位机;其中以NoC高速数据采集系统与上位机通信的缓存控制器资源节点为核心,该资源节点作为联通路由器、DDRSDRAM、PCIe接口与上位机之间数据交互的桥梁,对其内部结构和实现做出全新的设计,使得NoC高速数据采集系统结构能够满足更高速数据采集数据缓存的要求,提升NoC高速数据采集系统结构的通用性。
-
公开(公告)号:CN109885518B
公开(公告)日:2020-09-18
申请号:CN201910042416.2
申请日:2019-01-17
Applicant: 桂林电子科技大学
IPC: G06F13/40 , G06F15/78 , G06F11/267
Abstract: 本发明提出一种边界扫描结构与IEEE 1500 Wrapper转换接口,包括WSC接口控制逻辑模块、交换逻辑模块和串并转换逻辑模块,所述WSC接口控制模块,连接于Wrapper与边界扫描结构之间,用于Wrapper的测试控制;所述交换逻辑模块,连接于Wrapper与边界扫描结构之间,用于边界扫描链路和Wrapper的数据交换;所述串并转换逻辑模块,连接于交换逻辑模块与Wrapper之间,用于交换逻辑模块与Wrapper接口的数据交换。本发明结合了NoC边界扫描测试系统中兼容IEEE 1500 Wrapper两大测试机制的技术优势在NoC系统中的联合应用,实现了边界扫描结构对IEEE 1500 Wrapper的控制机制以及两者之间的数据交换机制,且边界扫描结构可串行测试、并行测试两种工作模式下的Wrapper进行数据交换。
-
公开(公告)号:CN117436545A
公开(公告)日:2024-01-23
申请号:CN202311456484.6
申请日:2023-11-03
Applicant: 桂林电子科技大学
Abstract: 本发明提供的一种VICCL算法缓解维度崩溃及漂移问题的方法,包括以下步骤:①计算嵌入向量之间的均方距离D(Z,Z′);②将方差正则化项V定义为关于沿着批次维度的嵌入的标准偏差的铰链函数V(Z);③定义协方差C(Z),将每个嵌入的变量去相关;④向各方发送全局模型,从各方接收本地模型,并进行模型对比学习,使用加权平均更新全局模型。本发明基于保留嵌入信息内容以及使用对比学习限制局部模型训练从而缓解维度崩溃和客户端漂移的原则来训练联邦学习模型,使用对比学习根据全局模型来对局部模型的训练进行限制从而缓解客户端漂移。
-
公开(公告)号:CN111475460B
公开(公告)日:2023-08-29
申请号:CN202010262036.2
申请日:2020-04-06
Applicant: 桂林电子科技大学
IPC: G06F15/78 , G06F15/173 , G06F13/12
Abstract: 本发明公开了一种基于NoC的高速数据采集系统与上位机通信接口控制器,包括模数转换芯片、路由器、核心路由器、Aurora接口和SFP光电转换接口,所述Aurora接口包括资源节点接收接口模块、时钟和复位模块和数据传输模块,将所述模数转换芯片采集到的数据通过所述路由器传输到所述核心路由器,在数据顺序正确的情况下,所述资源节点接收接口模块将从所述核心路由器发送过来的数据传给所述数据传输模块;并由所述时钟和复位模块产生所述数据传输模块所需要的时钟和复位;然后由所述数据传输模块将传来的低速并行数据变为高速串行数据通过所述SFP光电转换接口发送给上位机进行处理,降低系统功耗和整体开发难度。
-
-
-
-
-
-
-
-
-