-
公开(公告)号:CN117392102A
公开(公告)日:2024-01-12
申请号:CN202311443526.2
申请日:2023-11-01
Applicant: 桂林电子科技大学
IPC: G06T7/00 , G06V10/44 , G06V10/776 , G06V10/80 , G06V10/82 , G06N3/0464 , G06N3/048 , G06N3/045 , G06N3/084
Abstract: 本发明公开了一种改进YOLOv7‑tiny的轻量级绝缘子缺陷检测方法,包括:获取缺陷绝缘子图像并构建输电线路绝缘子缺陷图像数据集。基于YOLOv7‑tiny构建轻量化绝缘子缺陷检测模型,输入端引入数据增强策略。特征提取网络部分采用Mish激活函数替换ReLU激活函数,使用ShuffleNet‑v2作为特征提取模块获取特征图。颈部网络采用特征聚合网络获取语义信息并进行特征融合,引入深度可分离卷积和Ghost卷积降低模型计算量。检测头嵌入CBAM注意力机制重点关注目标区域的重要特征,同时抑制背景特征。最后将模型在Windows系统上进行训练轻量化绝缘子缺陷检测模型并进行测试。本发明设计了一种改进YOLOv7‑tiny的轻量级绝缘子缺陷检测方法,提供了一种轻便实时的绝缘子缺陷检测方法。
-
公开(公告)号:CN117830452A
公开(公告)日:2024-04-05
申请号:CN202410015027.1
申请日:2024-01-05
Applicant: 桂林电子科技大学
IPC: G06T11/00 , G06F13/42 , A61B5/0536
Abstract: 本发明提供一种基于STM32的高速电阻抗成像数据采集装置及分析方法。该装置采用STM32F4系列的DCMI外设(并行接口)匹配AD9224的工作时序,读取测量信号经过A/D转换后的数据,并通过DMA直接写入内存(片内SRAM),然后在MCU中进行数字解调,并将解调后的结果通过USB传输至PC端进行图像重建。本装置解决了MCU在电阻抗成像硬件系统中进行高频数据采集时所面临的传输速率不足的问题,并且有效降低了设计成本。
-
公开(公告)号:CN117130973A
公开(公告)日:2023-11-28
申请号:CN202311298517.9
申请日:2023-10-09
Applicant: 桂林电子科技大学
Abstract: 本发明公开了一种基于FPGA Serdes接口的高速数据传输架构,架构包括用户接口模块、FPGA Serdes接口模块、接收链路模块和发送链路模块,其中发送链路模块用于控制发送链路状态,读取用户接口模块数据,然后将用户数据进行组帧和编码,最后通过FPGA Serdes接口模块并串转化后发送,接收链路模块用于控制接收链路状态,接收FPGA Serdes接口模块串并转换后数据,然后对接收数据进行边界锁定和解码,最后把解码后数据传输至用户接口模块进行过滤缓存;本发明通过自定义的高速链路传输协议实现,不对用户数据增加额外的比特位,架构除了由FPGA Serdes接口提供底层硬件外,均由FPGA逻辑实现,用户接口逻辑为自定义的类FIFO接口,具有使用灵活、传输效率高、适配性强的特点。
-
公开(公告)号:CN117499281A
公开(公告)日:2024-02-02
申请号:CN202311515502.3
申请日:2023-11-14
Applicant: 桂林电子科技大学
Abstract: 本发明提供一种高速通信接口协议分析仪实现装置及分析方法,将含多种高速通信接口的FMC接口转换卡插到协议分析仪硬件平台,硬件平台通过PCIe接口与计算机连接。在计算机协议分析软件配置模块选择要分析的接口及数据传输方向,再由控制管理器控制MUX模块完成通道及传输方向配置,然后扩展通信协议编解码模块从低速数据接口获取辅助信息,控制管理器根据辅助信息对高速差分数据通道进行重配置并建立链路,链路建立成功后由高速串行传输协议编解码模块从高速差分数据接口获取数据并由PCIe接口上传到计算机协议分析软件进行分析。本装置能够适配多种高速通信接口,为高速通信接口协议分析仪的实现提供了一种有效支持,降低了设计成本。
-
-
-