乘法电路
    1.
    发明公开

    公开(公告)号:CN1142633A

    公开(公告)日:1997-02-12

    申请号:CN96105628.2

    申请日:1996-04-26

    CPC classification number: G06J1/00

    Abstract: 一种用于以数字值乘以模拟输入电压的乘法电路,包括:第一开关电路、第一电容耦合,第一反相放大器,第二开关电路,第二电容耦合,第二反相放大器,由此所述输入的模拟输入电压由所述第一和第二电容耦合乘以两倍。因为用两级加权和控制第一反相放大部分和第二反相放大部分的电容量,单元电容的数量得到控制,所以输出的精度得到改善,并且消除了参考电压产生电路和反相放大部分的MOS反相器的偏移电压。

    乘法电路
    3.
    发明授权

    公开(公告)号:CN1088212C

    公开(公告)日:2002-07-24

    申请号:CN96105628.2

    申请日:1996-04-26

    CPC classification number: G06J1/00

    Abstract: 一种用于以数字值乘以模拟输入电压的乘法电路,包括:第一开关电路,第一电容耦合,第一反相放大器,第二开关电路,第二电容耦合,第二反相放大器,由此所述输入的模拟输入电压由所述第一和第二电容耦合乘以两倍。因为用两级加权和控制第一反相放大部分和第二反相放大部分的电容量,单元电容的数量得到控制,所以输出的精度得到改善,并且消除了参考电压产生电路和反相放大部分的MOS反相器的偏移电压。

    反相放大电路
    5.
    发明授权

    公开(公告)号:CN1090838C

    公开(公告)日:2002-09-11

    申请号:CN97113115.5

    申请日:1997-05-20

    CPC classification number: H03F1/342 H03F1/086

    Abstract: 本发明的目的是不妨害电路的稳定性地减小防止振荡电路所产生的功耗,且实现睡眠模式(Sleep mode)。电路构成是:把电容器串接到防止振荡电路上以阻止低频电流,在断开反馈电容器的反馈电路的同时,把反相放大部分的CMOS引导至截止区或饱和区。

    加法电路
    6.
    发明公开

    公开(公告)号:CN1197952A

    公开(公告)日:1998-11-04

    申请号:CN98105995.3

    申请日:1998-04-15

    CPC classification number: G06F7/49 G06F2207/386

    Abstract: 多值加法器包括,对多值输入的各位相加的并行加法单元、和将由该位的并行加法单元1-i输出的中间相加和Wi与一个低位数位的进位Ci-1相加的输出加法单元2-i。并行加法单元包括对各位的输入值进行相加的加法单元、将多值输出转换为数字数据的量化单元、将数字数据转换为“中间和”输出和进位输出的逻辑转换单元。上述单元由电压型电路构成。加权加法电路对电容耦合以并联方式连接可变的附加电容负荷,并根据电容耦合的负荷状况控制附加电容负荷。

    反相放大电路
    7.
    发明公开

    公开(公告)号:CN1175820A

    公开(公告)日:1998-03-11

    申请号:CN97113115.5

    申请日:1997-05-20

    CPC classification number: H03F1/342 H03F1/086

    Abstract: 本发明的目的是不妨害电路的稳定性地减小防止振荡电路所产生的功耗,且实现睡眠模式(Sleep mode)。电路构成是:把电容器串接到防止振荡电路上以阻止低频电流,在断开反馈电容器的反馈电路的同时,把反相放大部分的CMOS引导至截止区或饱和区。

Patent Agency Ranking