-
公开(公告)号:CN1102011C
公开(公告)日:2003-02-19
申请号:CN98103944.8
申请日:1998-01-07
Applicant: 株式会社鹰山
CPC classification number: H04B1/7077 , H04B1/70735 , H04B1/70751 , H04B1/7083 , H04B2201/70702
Abstract: 用于DS-CDMA基站间异步蜂窝式系统的初始同步方法和接收机,用来高速搜索小区。把基带接收信号输入匹配滤波器(1)并使之与扩展代码发生器(2)的扩展代码相关。信号电功率计算器(3)计算相关输出的电功率并把结果输出给长代码同步时序确定器(4)、阈值计算器(5)和长代码识别器(6)。依次替换和输出具有构成一部分合成扩展代码序列的N个子码的每个段,所述序列由每个基站所专用的长代码(#i)和短代码(#0)所合成。
-
公开(公告)号:CN1100385C
公开(公告)日:2003-01-29
申请号:CN96112567.5
申请日:1996-09-18
CPC classification number: H03H11/04 , H03H17/0254
Abstract: 本发明目的是提供一种既可确保运算速度又可执行整个电路刷新的匹配滤波器,其构成为增加地设有可以保持应在主采样保持电路中保持的模拟输入电压的一部分的多个辅助采样保持电路、由与加减运算电路等效的电路构成的第2加减运算电路、择一地输出加减运算电路或第2加减运算电路二者中一方输出的多路复用器,由此,设置可使主采样保持电路内的采样保持电路或加减运算电路停歇的期间并在该期间中进行刷新。
-
公开(公告)号:CN1211859A
公开(公告)日:1999-03-24
申请号:CN96123179.3
申请日:1996-12-26
IPC: H04B3/04
Abstract: 本发明提供又能保持运算速度,又能对整个电路进行刷新的匹配滤波器,追加地设定能保持在主抽样保持电路中应保持的部分模拟输入电压的多个辅助抽样保持电路,由与加减法电路等效的电路组成的第2加减法电路,以及择一地输出加减法电路或第2加减法电路中的一方的输出的多路复用器,由此设定能中止主抽样保持电路内的抽样保持电路和加减法电路的期间,并在该期间中进行刷新。若辅助抽样保持电路为1个,考虑到由漏泄引起的电压变动和输出电压的允许误差来设定刷新的间隔。
-
公开(公告)号:CN1195956A
公开(公告)日:1998-10-14
申请号:CN98103944.8
申请日:1998-01-07
Applicant: 株式会社鹰山
CPC classification number: H04B1/7077 , H04B1/70735 , H04B1/70751 , H04B1/7083 , H04B2201/70702
Abstract: 用于DS-CDMA基站间异步蜂窝式系统的初始同步方法和接收机,用来高速搜索小区。把基带接收信号输入匹配滤波器1并使之与扩展代码发生器2的扩展代码相关。信号电功率计算器3计算相关输出的电功率并把结果输出给长代码同步时序确定器4、阈值计算器5和长代码识别器6。依次替换和输出具有构成一部分合成扩展代码序列的N个子码的每个段,所述序列由每个基站所专用的长代码#i和短代码#0所合成。
-
公开(公告)号:CN1156387A
公开(公告)日:1997-08-06
申请号:CN96121888.6
申请日:1996-12-05
Applicant: 株式会社鹰山 , NTT移动通信网株式会社
IPC: H04Q7/38
CPC classification number: H04B1/7093 , H04W36/18 , Y02D70/40
Abstract: 本发明的目的在于提供一种可以高速处理的用于软控制断路的装置。本发明的装置是由模拟型的取样保持电路保持接收信号,通过由多路转换器将其分支为+1或-1系列的电路实现乘法的,因而,可以以小规模及省电的电路实现极大规模的乘法和累积运算。
-
-
-
公开(公告)号:CN1133293C
公开(公告)日:2003-12-31
申请号:CN98104287.2
申请日:1998-01-22
Applicant: 株式会社鹰山 , 株式会社NTT都科摩
CPC classification number: H04B1/7113 , H04B1/7117 , H04B1/712 , H04B1/7183
Abstract: 提供减小电路规模而且低功耗的扩频通信用信号接收电路。接收信号的正交检波输出由复数型匹配滤波器进行逆扩展,用多径选择器选择其中的信号功率电平高的多条路径。各路径的接收信号输入到相位修正模块中,对应于各路径,从两个导频码元组的接收信号用模拟运算电路计算出其中的相位误差,由模拟运算电路进行接收信号的相位修正。被相位修正了的各路径的逆扩展了的接收信号与定时相匹配在RAKE合成电路中进行合成。
-
公开(公告)号:CN1109404C
公开(公告)日:2003-05-21
申请号:CN94116422.5
申请日:1994-09-19
IPC: H03K19/0175
CPC classification number: G06J1/00 , G11C27/026
Abstract: 计算电路有为加权用的耦合电容。通过耦合电容可实现加法,通过连结和断开耦合电容,由于改变权重执行乘法,具有反馈电容的反相器连到计算电路以改进计算精度。电容器包括分散分布的单位电容,所以电容的偏离最小。
-
公开(公告)号:CN1099822C
公开(公告)日:2003-01-22
申请号:CN96121888.6
申请日:1996-12-05
Applicant: 株式会社鹰山 , 株式会社NTT都科摩
IPC: H04Q7/38
CPC classification number: H04B1/7093 , H04W36/18 , Y02D70/40
Abstract: 本发明的目的在于提供一种可以高速处理的用于软过区切换的装置。本发明的装置是由模拟型的取样保持电路保持接收信号,通过由多路转换器将其分支为+1或-1系列的电路实现乘法的,因而,可以以小规模及省电的电路实现极大规模的乘法和累积运算。
-
-
-
-
-
-
-
-
-