-
公开(公告)号:CN1146666A
公开(公告)日:1997-04-02
申请号:CN96110862.2
申请日:1996-07-26
IPC: H03H11/04
CPC classification number: H03H11/04 , H03H17/0254
Abstract: 本发明提供了与以往技术相比更进一步抑制了功耗的匹配滤波器。根据同步捕获后可以仅取样一部分信号的经验,中断向不需要的电路供电。另外,本发明着眼于扩展码是1比特的数据序列,在把输入信号取样保持为时间序列的模拟信号后,用多路转换器将其分别为“1”或“-1”的序列,通过电容耦合把各个序列信号并行相加,对该电路间断地进行供电。
-
公开(公告)号:CN1100385C
公开(公告)日:2003-01-29
申请号:CN96112567.5
申请日:1996-09-18
CPC classification number: H03H11/04 , H03H17/0254
Abstract: 本发明目的是提供一种既可确保运算速度又可执行整个电路刷新的匹配滤波器,其构成为增加地设有可以保持应在主采样保持电路中保持的模拟输入电压的一部分的多个辅助采样保持电路、由与加减运算电路等效的电路构成的第2加减运算电路、择一地输出加减运算电路或第2加减运算电路二者中一方输出的多路复用器,由此,设置可使主采样保持电路内的采样保持电路或加减运算电路停歇的期间并在该期间中进行刷新。
-
公开(公告)号:CN1211859A
公开(公告)日:1999-03-24
申请号:CN96123179.3
申请日:1996-12-26
IPC: H04B3/04
Abstract: 本发明提供又能保持运算速度,又能对整个电路进行刷新的匹配滤波器,追加地设定能保持在主抽样保持电路中应保持的部分模拟输入电压的多个辅助抽样保持电路,由与加减法电路等效的电路组成的第2加减法电路,以及择一地输出加减法电路或第2加减法电路中的一方的输出的多路复用器,由此设定能中止主抽样保持电路内的抽样保持电路和加减法电路的期间,并在该期间中进行刷新。若辅助抽样保持电路为1个,考虑到由漏泄引起的电压变动和输出电压的允许误差来设定刷新的间隔。
-
公开(公告)号:CN1162224A
公开(公告)日:1997-10-15
申请号:CN96123188.2
申请日:1996-12-26
IPC: H04B1/69
CPC classification number: H04J13/0022 , H04J13/10 , H04J2013/0037
Abstract: 本发明旨在提供一种可以提高通信速度的频谱扩散通信方式。本发明用第1、第2成分相互的相位差表现发送数据,或将第1PN符号作为I成分发送,将第2PN符号的0个—多个相互地赋与相位差作为Q成分发送,由第2PN符号的个数定义发送信息,在信号接收一侧,由在I成分的峰值间产生的Q成分的峰值数检出发送信息。或者,在加法器5中加算由开关部4得到的多个PN符号系列后作为Q成分发送。另一方面,将由移位寄存器1得到的PN符号系列作为I成分发送。
-
公开(公告)号:CN1153427A
公开(公告)日:1997-07-02
申请号:CN96112567.5
申请日:1996-09-18
IPC: H03H17/00
CPC classification number: H03H11/04 , H03H17/0254
Abstract: 本发明目的是提供一种既可确保运算速度又可执行整个电路刷新的匹配滤波器,其构成为增加地设有可以保持应在主采样保持电路中保持的模拟输入电压的一部分的多个辅助采样保持电路、由与加减运算电路等效的电路构成的第2加减运算电路、择一地输出加减运算电路或第2加减运算电路二者中一方输出的多路复用器,由此,设置可使主采样保持电路内的采样保持电路或加减运算电路停歇的期间并在该期间中进行刷新。
-
公开(公告)号:CN1146665A
公开(公告)日:1997-04-02
申请号:CN96110853.3
申请日:1996-07-26
IPC: H03H11/04
CPC classification number: H04B1/7093 , H03H11/04 , H03H17/0254 , H04B1/7117
Abstract: 本发明提供了小规模低功耗的匹配滤波器电路。该电路着眼于扩展码为1比特的数据序列,把输入信号取样保持为时间序列的模拟信号后,用多路转换器将其分为“1”或“-1”序列,通过电容耦合对各个序列信号进行并行加法运算。
-
公开(公告)号:CN1099159C
公开(公告)日:2003-01-15
申请号:CN96110853.3
申请日:1996-07-26
CPC classification number: H04B1/7093 , H03H11/04 , H03H17/0254 , H04B1/7117
Abstract: 本发明提供了小规模低功耗的匹配滤波器电路。该电路着眼于扩展码为1比特的数据序列,把输入信号取样保持为时间序列的模拟信号后,用多路转换器将其分为“1”或“-1”序列,通过电容耦合对各个序列信号进行并行加法运算。
-
公开(公告)号:CN1097354C
公开(公告)日:2002-12-25
申请号:CN96123188.2
申请日:1996-12-26
IPC: H04B1/69
CPC classification number: H04J13/0022 , H04J13/10 , H04J2013/0037
Abstract: 本发明旨在提供一种可以提高通信速度的频谱扩散通信方式。本发明用第1、第2成分相互的相位差表现发送数据,或将第1PN符号作为I成分发送,将第2PN符号的0个-多个相互地赋与相位差作为Q成分发送,由第2PN符号的个数定义发送信息,在信号接收一侧,由在I成分的峰值间产生的Q成分的峰值数检出发送信息。或者,在加法器5中加算由开关部4得到的多个PN符号系列后作为Q成分发送。另一方面,将由移位寄存器1得到的PN符号系列作为I成分发送。
-
公开(公告)号:CN1148036C
公开(公告)日:2004-04-28
申请号:CN98105882.5
申请日:1998-03-25
Applicant: 株式会社鹰山
IPC: H04L27/22
CPC classification number: H04L27/2331
Abstract: 一种π/n移位PSK解调器,通过以下方法形成。XOR4通过π/4移位QPSK计算从SH2输出的当前样本和从SH1输出的先前样本之间的异运算。第一运算装置5中累加来自XOR4的输出中的1并使之乘以π/8获得当前和先前符号之间的绝对相位差。在正负号加法装置10中,从来自SH2的对应的前面或者后面四位减去来自SH1的前面或者后面的四位,并且对每一位的结果求和,且其正负号添加到绝对相位数据。在判定电路13中该数据被解调为原始数据。
-
公开(公告)号:CN1144407C
公开(公告)日:2004-03-31
申请号:CN98114787.9
申请日:1998-06-17
Applicant: 株式会社鹰山 , 株式会社NTT都科摩
IPC: H04J13/04
CPC classification number: H04B1/707 , H04B1/7115 , H04B2201/70701
Abstract: 本发明为一种在分离多径接收机中以较小的电路规模高精度地进行路径选择的装置。其中,由复数形的匹配滤波器输出的反扩散信号Di和Dq被输入相位校正和路径选择器,提取出接收信号中包含的相位误差,据此计算出相位校正信号,并对信息符号的接收信号的相位校正。并且,对应于若干个时隙的平均值计算出接收信号的功率,进而选择预定数量的路径。将各路径中相位校正过的接收信号在分离多路合成器中进行定时合成的加法计算,并且将其结果输出。
-
-
-
-
-
-
-
-
-