-
公开(公告)号:CN1525487A
公开(公告)日:2004-09-01
申请号:CN200410002495.8
申请日:2004-01-20
Applicant: 株式会社瑞萨科技 , 日立超大规模集成电路系统株式会社
IPC: G11C11/4063 , G11C11/409 , G11C7/00
CPC classification number: G11C5/14 , G11C7/12 , G11C7/22 , G11C17/12 , G11C2207/2227
Abstract: 待机状态下存储器中浪费的功耗被降低了而不降低从存储器读出数据的操作速度。半导体集成电路具有能够进入激活状态或待机状态的存储器,且存储器具有存储单元与之连接的位线和源线的电压发生电路。电压发生电路响应于从激活状态到待机状态转换的指令,使位线的电位和源线的电位彼此相等。电压发生电路响应于从待机状态到激活状态转换的指令,产生位线与源线之间的电位差。在待机状态中,位线的电位和源线的电位彼此相等。因此,在各个存储单元的源与漏之间不出现子阈值泄漏。在激活状态中,源线电位不变化。因此,不降低数据读出操作的速度。
-
公开(公告)号:CN1652150A
公开(公告)日:2005-08-10
申请号:CN200410011474.2
申请日:2004-12-31
Applicant: 株式会社瑞萨科技
IPC: G06K19/07
CPC classification number: G06K19/0723
Abstract: 提供一种包括接收电路的半导体集成电路装置(IC)和非接触型IC卡,该接收电路可以对叠加在来自读写器装置的交流信号上的信息信号进行稳定解调。IC内的接收电路形成以下结构:包括天线端子(LA、LB)、电源电路(B12)、滤波电路(B13),将通过滤波电路而除去了高频分量的信息信号经由电容(C3)输入到运算放大电路(A1)的反转输入端子,在非反转输入端子上输入基准电压(V2),经由反馈路径(B14)反馈到运算放大电路(A1)的非反转输入端子,从而放大所述信息信号,通过二值电路(B15)对该放大的信息信号进行二值化,从而对从读写器发送的数据进行解调。非接触型IC卡形成包括了配有这种接收电路的IC和天线线圈的结构。
-
公开(公告)号:CN100370478C
公开(公告)日:2008-02-20
申请号:CN200410011474.2
申请日:2004-12-31
Applicant: 株式会社瑞萨科技
IPC: G06K19/07
CPC classification number: G06K19/0723
Abstract: 本发明提供一种包括接收电路的半导体集成电路装置(IC)和非接触型IC卡,该接收电路可以对叠加在来自读写器装置的交流信号上的信息信号进行稳定解调。IC内的接收电路形成以下结构:包括天线端子(LA、LB)、电源电路(B12)、滤波电路(B13),将通过滤波电路而除去了高频分量的信息信号经由电容(C3)输入到运算放大电路(A1)的反转输入端子,在非反转输入端子上输入基准电压(V2),经由反馈路径(B14)反馈到运算放大电路(A1)的非反转输入端子,从而放大所述信息信号,通过二值电路(B15)对该放大的信息信号进行二值化,从而对从读写器发送的数据进行解调。非接触型IC卡形成包括了配有这种接收电路的IC和天线线圈的结构。
-
-