-
公开(公告)号:CN101388245A
公开(公告)日:2009-03-18
申请号:CN200810171360.2
申请日:2004-08-20
Applicant: 株式会社瑞萨科技
IPC: G11C11/417 , G11C5/06 , H03K3/356
Abstract: 本发明提供一种半导体集成电路装置,目的在于在电源关断时保持在此之前的信息的低功耗模式中能进行高速的复归。作为其一种方法,可考虑使用现有的数据保持型的触发器,但为此而产生增大单元等的面积的额外消耗,这是不理想的。解决手段是用比一般的电源干线细的布线形成电源关断时的数据保持用的电源线。较为理想的是,将数据保持电路的电源作为信号线来处理,在自动配置布线时进行布线。为此,在单元中预先与通常的信号线同样地设置上述数据保持电路用电源用的端子来设计。本发明的效果是,在单元中不需要多余的电源线的布局,可谋求节省面积,同时可利用已有的自动配置布线工具来设计。
-
公开(公告)号:CN1574999B
公开(公告)日:2010-04-28
申请号:CN200410045830.2
申请日:2004-05-20
Applicant: 株式会社瑞萨科技
CPC classification number: G06F1/3203 , G06F1/3243 , G06F1/3287 , Y02D10/152 , Y02D10/171 , Y02D50/20
Abstract: 本发明提供一种信息处理装置,能实现下述功能:使采用电源切断的低备用电流和采用中断方式的始自备用模式的高速返回同时实现。具备:第1区域AE1,包括中央处理装置CPU和外围电路模块IP1、IP2;第2区域AE2,具有外围电路模块IP1、IP2中含有的寄存器REG1、对2个值进行保持所用的信息保持电路URAM以及BUREG;第1电源开关SW1,用来控制向第1区域AE1的电流供给,在信息处理装置以第1模式进行工作的场合下,第1区域AE1及第2区域AE2被供给工作电流,在信息处理装置以第2模式进行工作的场合下,第1电源开关SW1被控制以对第1区域AE1切断电流的供给,向第2区域AE2的电流供给得以继续。
-
公开(公告)号:CN100481451C
公开(公告)日:2009-04-22
申请号:CN200410057608.4
申请日:2004-08-20
Applicant: 株式会社瑞萨科技
CPC classification number: G01R31/318572 , G11C5/063 , G11C11/417 , H01L27/0207 , H01L27/092 , H01L27/11807 , H01L2924/0002 , H03K3/356008 , H03K3/35625 , H03K19/0016 , H01L2924/00
Abstract: 本发明提供一种半导体集成电路装置,目的在于在电源关断时保持在此之前的信息的低功耗模式中能进行高速的复归。作为其一种方法,可考虑使用现有的数据保持型的触发器,但为此而产生增大单元等的面积的额外消耗,这是不理想的。解决手段是用比一般的电源干线细的布线形成电源关断时的数据保持用的电源线。较为理想的是,将数据保持电路的电源作为信号线来处理,在自动配置布线时进行布线。为此,在单元中预先与通常的信号线同样地设置上述数据保持电路用电源用的端子来设计。本发明的效果是,在单元中不需要多余的电源线的布局,可谋求节省面积,同时可利用已有的自动配置布线工具来设计。
-
公开(公告)号:CN1617336A
公开(公告)日:2005-05-18
申请号:CN200410057608.4
申请日:2004-08-20
Applicant: 株式会社瑞萨科技
CPC classification number: G01R31/318572 , G11C5/063 , G11C11/417 , H01L27/0207 , H01L27/092 , H01L27/11807 , H01L2924/0002 , H03K3/356008 , H03K3/35625 , H03K19/0016 , H01L2924/00
Abstract: 本发明提供一种半导体集成电路装置,目的在于在电源关断时保持在此之前的信息的低功耗模式中能进行高速的复归。作为其一种方法,可考虑使用现有的数据保持型的触发器,但为此而产生增大单元等的面积的额外消耗,这是不理想的。解决手段是用比一般的电源干线细的布线形成电源关断时的数据保持用的电源线。较为理想的是,将数据保持电路的电源作为信号线来处理,在自动配置布线时进行布线。为此,在单元中预先与通常的信号线同样地设置上述数据保持电路用电源用的端子来设计。本发明的效果是,在单元中不需要多余的电源线的布局,可谋求节省面积,同时可利用已有的自动配置布线工具来设计。
-
公开(公告)号:CN1574999A
公开(公告)日:2005-02-02
申请号:CN200410045830.2
申请日:2004-05-20
Applicant: 株式会社瑞萨科技
CPC classification number: G06F1/3203 , G06F1/3243 , G06F1/3287 , Y02D10/152 , Y02D10/171 , Y02D50/20
Abstract: 本发明提供一种信息处理装置,能实现下述功能:使采用电源切断的低备用电流和采用中断方式的始自备用模式的高速返回同时实现。具备:第1区域AE1,包括中央处理装置CPU和外围电路模块IP1、IP2;第2区域AE2,具有外围电路模块IP1、IP2中含有的寄存器REG1、对2个值进行保持所用的信息保持电路URAM以及BUREG;第1电源开关SW1,用来控制向第1区域AE1的电流供给,在信息处理装置以第1模式进行工作的场合下,第1区域AE1及第2区域AE2被供给工作电流,在信息处理装置以第2模式进行工作的场合下,第1电源开关SW1被控制以对第1区域AE1切断电流的供给,向第2区域AE2的电流供给得以继续。
-
-
-
-