-
公开(公告)号:CN117795494A
公开(公告)日:2024-03-29
申请号:CN202280053523.5
申请日:2022-07-06
Applicant: 株式会社日立制作所
Abstract: 提供如下的手段:在具备CPU、多个周边电路、以及设在CPU与多个周边电路之间的字节序转换电路的处理器中,在周边电路将写入值作为多字节的值进行了解释的情况下防止将其解释为与软件的创建者想要的值不同的值,使软件的创建更容易。字节序转换电路具有表示地址和连接目的地的类别的关系的表,利用使用访问目的地的地址从表取出的类别信息,分别控制字节序转换电路内的数据转换电路和字节使能转换电路。
-
公开(公告)号:CN101135909A
公开(公告)日:2008-03-05
申请号:CN200710127347.2
申请日:2007-07-02
Applicant: 株式会社日立制作所 , 日立信息控制系统有限公司
Inventor: 小林英二 , 阪东明 , 小林正光 , 白石雅裕 , 小野塚明弘 , 梅原敬 , 小仓真 , 石川雅一 , 古田康幸 , 船木觉 , 关裕介 , 大谷辰幸 , 酒田辉昭 , 岛村光太郎
IPC: G05B23/02
Abstract: 本发明公开一种控制装置,其通过诊断模块对关系到仲裁器调停的信号进行监视,在检测到信号胶着或调停控制部发生异常这些异常的情况下,安全地停止数据传送,防止安全数据误输出。从而提高在控制装置中对多个装置所输出的总线使用权请求进行调停的总线仲裁器动作的安全性,并通过基于外部诊断模块的监视机构来进行仲裁器动作的诊断,实现了高速应答性与安全性的两全。
-
公开(公告)号:CN103675514B
公开(公告)日:2017-08-25
申请号:CN201310346963.2
申请日:2013-08-09
Applicant: 株式会社日立制作所
IPC: G01R31/00
CPC classification number: G06F11/263 , G06F11/2215
Abstract: 本发明的逻辑电路的目的在于,提供一种使高速处理器的导入进入到视线中,解决在高速动作时注入测试码模式的单元间的动作偏移的问题的手段。为此,对注入测试码模式的单元间的同步,不是通过使动作时钟相同,而是通过与来自功能模块的输出定时相一致来进行同步。通过该手段,以比动作时钟更低的周期即来自功能模块的输出定时使注入测试码模式的单元进行同步,由此能够缓和信号延迟的偏差(偏移)的影响。
-
公开(公告)号:CN103675514A
公开(公告)日:2014-03-26
申请号:CN201310346963.2
申请日:2013-08-09
Applicant: 株式会社日立制作所
IPC: G01R31/00
CPC classification number: G06F11/263 , G06F11/2215
Abstract: 本发明的逻辑电路的目的在于,提供一种使高速处理器的导入进入到视线中,解决在高速动作时注入测试码模式的单元间的动作偏移的问题的手段。为此,对注入测试码模式的单元间的同步,不是通过使动作时钟相同,而是通过与来自功能模块的输出定时相一致来进行同步。通过该手段,以比动作时钟更低的周期即来自功能模块的输出定时使注入测试码模式的单元进行同步,由此能够缓和信号延迟的偏差(偏移)的影响。
-
公开(公告)号:CN101373385A
公开(公告)日:2009-02-25
申请号:CN200810148991.2
申请日:2007-07-02
Applicant: 株式会社日立制作所 , 日立信息控制系统有限公司
Inventor: 小林英二 , 阪东明 , 小林正光 , 白石雅裕 , 小野塚明弘 , 梅原敬 , 小仓真 , 石川雅一 , 古田康幸 , 船木觉 , 关裕介 , 大谷辰幸 , 酒田辉昭 , 岛村光太郎
IPC: G05B23/02
Abstract: 本发明公开一种控制装置,其通过诊断模块对关系到仲裁器调停的信号进行监视,在检测到信号胶着或调停控制部发生异常这些异常的情况下,安全地停止数据传送,防止安全数据误输出。从而提高在控制装置中对多个装置所输出的总线使用权请求进行调停的总线仲裁器动作的安全性,并通过基于外部诊断模块的监视机构来进行仲裁器动作的诊断,实现了高速应答性与安全性的两全。
-
-
-
-