-
公开(公告)号:CN102656624B
公开(公告)日:2014-11-26
申请号:CN201080056953.X
申请日:2010-10-28
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/3233 , G09G3/006 , G09G3/3283 , G09G2330/12
Abstract: 一种具备扫描线(12)、数据线(11)、矩阵状的发光像素(1a)和电源线(19)的有源矩阵基板的检查方法,发光像素(1a)具备:有机EL元件(13);驱动晶体管(14);电容器(15);选择晶体管(16和17),其连接在数据线(11)与驱动晶体管(14)的栅极之间,且其栅极连接于扫描线(12);以及保护电位用晶体管(18),其栅极连接于选择晶体管(16)的源极,源极连接于选择晶体管(16)的漏极,漏极连接于电源线(19),检查方法包括:写入步骤(S11),对电容器(15)写入电荷;读出步骤(S13),从电容器(15)读出所写入的电荷;以及保持步骤(S12),保持从写入步骤(S11)结束到读出步骤(S13)开始的预定期间。
-
公开(公告)号:CN102959605A
公开(公告)日:2013-03-06
申请号:CN201180004381.5
申请日:2011-06-27
Applicant: 松下电器产业株式会社
IPC: G09F9/30 , G02F1/1343 , G02F1/1368 , G09F9/00 , H01L27/32
CPC classification number: H01L27/3265 , H01L27/1255 , H01L2924/0002 , H01L2924/00
Abstract: 本发明提供一种显示装置及其制造方法。显示装置所具有的保持电容元件(23)包括:电容元件(23A),其具有与电源线(16)连接并设置于GM电极层(111)的第一电容电极(23A1)和与布线(111L)连接并设置于SD电极层(112)的第二电容电极(23A2);备用电容元件(23P),其具有设置于GM电极层(111)的第一备用电容电极(23P1)和与电源线(16)连接并设置于SD电极层(112)的第二备用电容电极(23P2);可切断部(23D),其能够切断第二电容电极(23A2)与布线(111L)的连接;以及可连接部(23C),其能够将第一备用电容电极(23P1)和布线(111L)连接,可切断部(23D)和可连接部(23C)在层叠方向上重叠。由此,能够提供保持电容元件得以修复的同时也能抑制电容减少且可应对省面积的显示装置。
-
公开(公告)号:CN102656624A
公开(公告)日:2012-09-05
申请号:CN201080056953.X
申请日:2010-10-28
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/3233 , G09G3/006 , G09G3/3283 , G09G2330/12
Abstract: 一种具备扫描线(12)、数据线(11)、矩阵状的发光像素(1a)和电源线(19)的有源矩阵基板的检查方法,发光像素(1a)具备:有机EL元件(13);驱动晶体管(14);电容器(15);选择晶体管(16和17),其连接在数据线(11)与驱动晶体管(14)的栅极之间,且其栅极连接于扫描线(12);以及保护电位用晶体管(18),其栅极连接于选择晶体管(16)的源极,源极连接于选择晶体管(16)的漏极,漏极连接于电源线(19),检查方法包括:写入步骤(S11),对电容器(15)写入电荷;读出步骤(S13),从电容器(15)读出所写入的电荷;以及保持步骤(S12),保持从写入步骤(S11)结束到读出步骤(S13)开始的预定期间。
-
公开(公告)号:CN1285116C
公开(公告)日:2006-11-15
申请号:CN200410031368.0
申请日:2004-01-31
Applicant: 松下电器产业株式会社
CPC classification number: G06F1/10
Abstract: 本发明提供一种通过进行包括在每一分级块中的时钟延迟同步的时序控制和考虑到分级顶部上的时钟延迟的同步的时序控制来调节时钟延迟的方法。一种半导体集成电路器件的时钟延迟调节方法,其中根据分级块的电路设计条件提供多个用于调节时钟延迟的源点以便对从半导体芯片中的每一分级块的每一源点到要与时钟同步操作的时钟输入电路的时钟延迟值进行同步,并且在源点提供区域终端,并且通过时钟线连接半导体芯片的时钟输入端和每一区域终端以便在分级项上进行时钟分布,并调节在分级块之间的时钟延迟。
-
公开(公告)号:CN1521834A
公开(公告)日:2004-08-18
申请号:CN200410031368.0
申请日:2004-01-31
Applicant: 松下电器产业株式会社
CPC classification number: G06F1/10
Abstract: 本发明提供一种通过进行包括在每一分级块中的时钟延迟同步的时序控制和考虑到分级顶部上的时钟延迟的同步的时序控制来调节时钟延迟的方法。一种半导体集成电路器件的时钟延迟调节方法,其中根据分级块的电路设计条件提供多个用于调节时钟延迟的源点以便对从半导体芯片中的每一分级块的每一源点到要与时钟同步操作的时钟输入电路的时钟延迟值进行同步,并且在源点提供区域终端,并且通过时钟线连接半导体芯片的时钟输入端和每一区域终端以便在分级顶上进行时钟分布,并调节在分级块之间的时钟延迟。
-
公开(公告)号:CN102959604A
公开(公告)日:2013-03-06
申请号:CN201180004375.X
申请日:2011-06-27
Applicant: 松下电器产业株式会社
IPC: G09F9/30 , G02F1/1343 , G02F1/1368 , G09F9/00 , H01L27/32
CPC classification number: H01L27/3265 , H01L27/3276 , H01L2251/568
Abstract: 本发明提供一种显示装置及其制造方法。显示装置具有的保持电容元件(23)包括:电容元件(23A),其具有与电源线(16)连接并设置于SD电极层(112)的第一电容电极(23A1)和设置于GM电极层(111)的第二电容电极(23A2);备用电容电极(23P2),其设置于TM电极层(110);可切断部(23D),其能切断第一电容电极(23A1)与电源线(16)的连接;以及可连接部(23C),其能连接备用电容电极(23P2)和电源线(16),可切断部(23D)和可连接部(23C)在层叠方向上重叠。由此,能够提供保持电容元件得以修复的同时也能抑制电容减少的可应对省面积的显示装置。
-
公开(公告)号:CN102652332A
公开(公告)日:2012-08-29
申请号:CN201080056333.6
申请日:2010-10-28
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2320/0219
Abstract: 一种显示装置(1),具备扫描线(12)、数据线(11)、矩阵状的发光像素(1A)以及电源线(19),发光像素(1A)具备:有机EL元件(13);驱动晶体管(14),其将在栅极施加的数据电压转换成驱动电流;电容器(15),其保持与数据电压相应的电压;选择晶体管(16),其栅极连接于扫描线(12),源极连接于驱动晶体管(14)的栅极;选择晶体管(17),其栅极连接于扫描线(12),源极连接于选择晶体管(16)的漏极,漏极连接于数据线(11);以及保护电位用晶体管(18),其栅极连接于选择晶体管(16)的源极,源极连接于选择晶体管(16)的漏极,漏极连接于电源线(19)。
-
公开(公告)号:CN102326193A
公开(公告)日:2012-01-18
申请号:CN201080003605.6
申请日:2010-05-13
Applicant: 松下电器产业株式会社
CPC classification number: H01L27/3265 , H01L27/1255 , H01L2251/568 , Y10T29/49002
Abstract: 提供一种即使像素电路高密度化也可以使不良发光像素以正常发光定时发光的显示装置及其制造方法。显示装置层叠有显示元件层和驱动电路层,驱动电路层具备保持电容元件(23A),该保持电容元件(23A)具有在层叠方向相对的上侧电极层(231)及下侧电极层(232),上侧电极层(231)具备将2个电路元件相连接的上侧电容电极部(231b)和经由可以切断部(231s)与该电极部相连接的上侧电容电极部(232a),下侧电极层(232)具备将2个电路元件相连接的下侧电容电极部(232a)和经由可以切断部(232s)与该电极部相连接的下侧电容电极部(232b),保持电容元件(23A)在上侧电容电极部(231b)与下侧电容电极部(232b)之间及下侧电容电极部(232a)与上侧电容电极部(231a)之间分别保持静电电容。
-
公开(公告)号:CN102326193B
公开(公告)日:2014-11-26
申请号:CN201080003605.6
申请日:2010-05-13
Applicant: 松下电器产业株式会社
CPC classification number: H01L27/3265 , H01L27/1255 , H01L2251/568 , Y10T29/49002
Abstract: 提供一种即使像素电路高密度化也可以使不良发光像素以正常发光定时发光的显示装置及其制造方法。显示装置层叠有显示元件层和驱动电路层,驱动电路层具备保持电容元件(23A),该保持电容元件(23A)具有在层叠方向相对的上侧电极层(231)及下侧电极层(232),上侧电极层(231)具备将2个电路元件相连接的上侧电容电极部(231b)和经由可以切断部(231s)与该电极部相连接的上侧电容电极部(232a),下侧电极层(232)具备将2个电路元件相连接的下侧电容电极部(232a)和经由可以切断部(232s)与该电极部相连接的下侧电容电极部(232b),保持电容元件(23A)在上侧电容电极部(231b)与下侧电容电极部(232b)之间及下侧电容电极部(232a)与上侧电容电极部(231a)之间分别保持静电电容。
-
公开(公告)号:CN102652332B
公开(公告)日:2014-11-12
申请号:CN201080056333.6
申请日:2010-10-28
Applicant: 松下电器产业株式会社
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2320/0219
Abstract: 一种显示装置(1),具备扫描线(12)、数据线(11)、矩阵状的发光像素(1A)以及电源线(19),发光像素(1A)具备:有机EL元件(13);驱动晶体管(14),其将在栅极施加的数据电压转换成驱动电流;电容器(15),其保持与数据电压相应的电压;选择晶体管(16),其栅极连接于扫描线(12),源极连接于驱动晶体管(14)的栅极;选择晶体管(17),其栅极连接于扫描线(12),源极连接于选择晶体管(16)的漏极,漏极连接于数据线(11);以及保护电位用晶体管(18),其栅极连接于选择晶体管(16)的源极,源极连接于选择晶体管(16)的漏极,漏极连接于电源线(19)。
-
-
-
-
-
-
-
-
-