-
公开(公告)号:CN1956338B
公开(公告)日:2012-03-21
申请号:CN200610136506.0
申请日:2006-10-24
Applicant: 尔必达存储器株式会社
IPC: H03L7/08 , H03L7/081 , H03K5/13 , H03K5/135 , H03K19/00 , H03K19/0185 , G11C7/22 , G11C11/406 , G11C11/4076
CPC classification number: H03K5/131 , G11C7/1051 , G11C7/1066 , G11C7/22 , G11C7/222 , H03L7/0812
Abstract: 将通过ZQ校准结果使延迟量可变的延迟量可变电路(8)插入到DQ复制系统的路径中。使DQ复制系统的路径的延迟量可变,并进行调整,使DQ缓冲系统和DQ复制系统的时序偏差保持固定。ZQ校准结果对应于温度、电压、制造波动而变动,因此通过获得与这些变动对应的延迟量,获得可使偏差保持固定的高精度的DLL电路及具有该DLL电路的半导体装置。
-
公开(公告)号:CN1956338A
公开(公告)日:2007-05-02
申请号:CN200610136506.0
申请日:2006-10-24
Applicant: 尔必达存储器株式会社
IPC: H03L7/08 , H03L7/081 , H03K5/13 , H03K5/135 , H03K19/00 , H03K19/0185 , G11C7/22 , G11C11/406 , G11C11/4076
CPC classification number: H03K5/131 , G11C7/1051 , G11C7/1066 , G11C7/22 , G11C7/222 , H03L7/0812
Abstract: 将通过ZQ校准结果使延迟量可变的延迟量可变电路(8)插入到DQ复制系统的路径中。使DQ复制系统的路径的延迟量可变,并进行调整,使DQ缓冲系统和DQ复制系统的时序偏差保持固定。ZQ校准结果对应于温度、电压、制造波动而变动,因此通过获得与这些变动对应的延迟量,获得可使偏差保持固定的高精度的DLL电路及具有该DLL电路的半导体装置。
-
公开(公告)号:CN1955746A
公开(公告)日:2007-05-02
申请号:CN200610143203.1
申请日:2006-10-30
Applicant: 尔必达存储器株式会社
CPC classification number: H03L7/0814 , H03K5/1565 , H03L7/07 , H03L7/085
Abstract: 使时钟一边的电平检测延迟半个周期,使占空比检测为两个周期一次。在延迟期间内使共用接点的电位为初期设定值,从而可检测精确的占空比。在2分频方式的DLL电路中,按偶数、奇数周期分别具有占空比检测电路,对偶数、奇数周期检测各自的占空比。通过该构成,可得到能够对时钟精确地进行时序调整的DLL电路和半导体装置。
-
-