-
公开(公告)号:CN102369636A
公开(公告)日:2012-03-07
申请号:CN200980158443.0
申请日:2009-03-30
Applicant: 富士通株式会社
CPC classification number: H05K3/222 , H05K1/0245 , H05K1/182 , H05K2201/10287 , H05K2201/10636 , Y02P70/611
Abstract: 差动路径转换部件(1)具有:信号线(21),其具有一端以及另一端;信号线(22),其与信号线(21)成对,具有与信号线(21)的一端邻接的一端以及与信号线(21)的另一端邻接的另一端,传输与通过信号线(21)传输的信号相反相位的信号,以信号线(21)一端和信号线(22)一端的排列顺序、与信号线(21)的另一端和信号线(22)的另一端的排列顺序相反的方式,信号线(21、22)扭转在一起。
-
-
公开(公告)号:CN101401078B
公开(公告)日:2012-07-04
申请号:CN200680053925.6
申请日:2006-03-31
Applicant: 富士通株式会社
IPC: G06F12/06 , G11C11/401
CPC classification number: G11C7/1078 , G11C5/04 , G11C7/109 , G11C11/408 , G11C11/4096
Abstract: 本发明提供存储装置、其控制方法、存储卡、电路基板以及电子设备。本发明的存储装置具备一个或多个存储芯片,在所述存储芯片(210~21N)内具备用于存储与所述存储芯片有关的控制信息的存储部(控制寄存器220、SPD存储部222),针对该存储部可进行所述控制信息的写入或读出,可以任意设定对各存储芯片的控制信息,在具备多个存储芯片的情况下,可以独立使用各存储芯片。
-
公开(公告)号:CN101401077A
公开(公告)日:2009-04-01
申请号:CN200680053831.9
申请日:2006-03-31
Applicant: 富士通株式会社
IPC: G06F12/06 , G11C11/401
Abstract: 本发明提供存储装置及其控制方法和其控制程序、存储卡、电路基板及电子设备。其中,存储装置具有一个或多个存储器芯片(201~20N)。该存储装置(存储器模块100)具有针对一个或多个存储器芯片的每一个存储规格信息、功能信息等的控制信息的存储部(220),并可以改写该存储部中的控制信息。根据在对各个存储器芯片独立设置的存储部中存储的控制信息,可以独立使用存储器芯片,可以提高存储器的互换性和灵活性。
-
公开(公告)号:CN102576241B
公开(公告)日:2014-11-26
申请号:CN200980161936.X
申请日:2009-10-15
Applicant: 富士通株式会社
IPC: G06F1/26
CPC classification number: G06F1/30 , G11C16/3495 , Y10T307/766
Abstract: 本申请公开的电路基板具有:布线基板;以及电路,其包含由于在不通电情况下的放置而产生劣化的劣化性部件并构成在上述布线基板上,利用第1电源的电力进行动作。并且,该电路基板具有:第2电源,其搭载在上述布线基板上;以及通电控制部,其利用上述第2电源的电力至少使上述劣化性部件断续地通电,并构成在上述布线基板上。本申请公开的电子设备还具有上述第1电源。
-
公开(公告)号:CN102369636B
公开(公告)日:2014-04-09
申请号:CN200980158443.0
申请日:2009-03-30
Applicant: 富士通株式会社
CPC classification number: H05K3/222 , H05K1/0245 , H05K1/182 , H05K2201/10287 , H05K2201/10636 , Y02P70/611
Abstract: 差动路径转换部件(1)具有:信号线(21),其具有一端以及另一端;信号线(22),其与信号线(21)成对,具有与信号线(21)的一端邻接的一端以及与信号线(21)的另一端邻接的另一端,传输与通过信号线(21)传输的信号相反相位的信号,以信号线(21)一端和信号线(22)一端的排列顺序、与信号线(21)的另一端和信号线(22)的另一端的排列顺序相反的方式,信号线(21、22)扭转在一起。
-
公开(公告)号:CN102576241A
公开(公告)日:2012-07-11
申请号:CN200980161936.X
申请日:2009-10-15
Applicant: 富士通株式会社
IPC: G06F1/26
CPC classification number: G06F1/30 , G11C16/3495 , Y10T307/766
Abstract: 本申请公开的电路基板具有:布线基板;以及电路,其包含由于在不通电情况下的放置而产生劣化的劣化性部件并构成在上述布线基板上,利用第1电源的电力进行动作。并且,该电路基板具有:第2电源,其搭载在上述布线基板上;以及通电控制部,其利用上述第2电源的电力至少使上述劣化性部件断续地通电,并构成在上述布线基板上。本申请公开的电子设备还具有上述第1电源。
-
公开(公告)号:CN103765394B
公开(公告)日:2016-08-24
申请号:CN201180072989.1
申请日:2011-08-23
Applicant: 富士通株式会社
IPC: G06F12/0802 , G06F13/16
CPC classification number: G06F12/0802 , G06F12/08 , G06F13/00 , G06F13/1605 , G06F13/1689 , Y02D10/13 , Y02D10/14
Abstract: 具有:至少一个存取部(3),其发行针对存储器(10)的存储器存取请求;调停部(4),其对从所述存取部(3)发行的存储器存取请求进行调停;管理部(8),其使与所述调停部(4)的调停结果对应的作为存储器存取请求的发行源的存取部(3)执行针对所述存储器(10)的存储器存取;处理部(2),其经由至少一个高速缓冲存储器(22)进行针对所述存储器(10)的存取;以及时机调整部(5),其在预先设定的保留时间的期间内,保留由所述存取部(3)发行的所述存储器存取请求涉及的处理,另一方面,在所述保留时间期满前,所述处理部(2)中的所述至少一个高速缓冲存储器(22)的电源成为断开的情况下,解除所述存储器存取请求涉及的处理的保留。
-
-
公开(公告)号:CN104272216A
公开(公告)日:2015-01-07
申请号:CN201280073045.0
申请日:2012-05-11
Applicant: 富士通株式会社
Abstract: 能够对不与自身装置对应的通信标准所对应的设备的连接进行检测。电子设备(1)具有通信连接器(10)、判定部(21)和设定控制部(22)。通信连接器(10)具有电源端子(11)和多个信号端子(12a、12b、…)。判定部(21)根据多个信号端子(12a、12b、…)中的在第1通信标准中被规定、在第2通信标准中未被规定的预定的信号端子(12b)的电位,判定经由通信连接器(10)连接的设备是否为能够依照第2通信标准进行通信的设备。设定控制部(22)根据判定部(21)的判定结果,对与从电源端子(11)输入的电源信号相关的设定进行切换。
-
-
-
-
-
-
-
-
-