-
公开(公告)号:CN111913038B
公开(公告)日:2023-12-19
申请号:CN202010494424.3
申请日:2020-06-03
Applicant: 大唐微电子技术有限公司
IPC: G01R23/02
Abstract: 本发明公开了一种多路时钟信号频率检测装置,包括,控制模块、时钟切换模块和频率检测模块;所述控制模块设置为,根据预设的检测配置参数,依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,并将收到的检测结果保存为该路时钟信号的检测结果;所述时钟切换模块设置为,根据所述控制模块的指示,从接入的所述多路时钟信号中,确定要进行检测的一路时钟信号,输出到所述频率检测模块;所述频率检测模块设置为,对输入的所述一路时钟信号进行频率检测,并输出检测结果到所述控制模块。本发明还公开了一种多路时钟信号频率检测的方法。
-
公开(公告)号:CN111913038A
公开(公告)日:2020-11-10
申请号:CN202010494424.3
申请日:2020-06-03
Applicant: 大唐微电子技术有限公司
IPC: G01R23/02
Abstract: 本发明公开了一种多路时钟信号频率检测装置,包括,控制模块、时钟切换模块和频率检测模块;所述控制模块设置为,根据预设的检测配置参数,依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,并将收到的检测结果保存为该路时钟信号的检测结果;所述时钟切换模块设置为,根据所述控制模块的指示,从接入的所述多路时钟信号中,确定要进行检测的一路时钟信号,输出到所述频率检测模块;所述频率检测模块设置为,对输入的所述一路时钟信号进行频率检测,并输出检测结果到所述控制模块。本发明还公开了一种多路时钟信号频率检测的方法。
-
公开(公告)号:CN111813432A
公开(公告)日:2020-10-23
申请号:CN202010485275.4
申请日:2020-06-01
Applicant: 大唐微电子技术有限公司
Abstract: 本发明公开了一种现场可编程门阵列FPGA配置升级方法,包括:FPGA加载非易失性存储器FLASH的第一存储区所包含的自动装载逻辑数据;执行所述自动装载逻辑数据,对所述FLASH的第二存储区进行数据擦除后,获取新的应用配置数据;将所述新的应用配置数据写入所述FLASH的第二存储区。本发明还公开了一种现场可编程门阵列FPGA平台。
-
公开(公告)号:CN111813432B
公开(公告)日:2024-10-08
申请号:CN202010485275.4
申请日:2020-06-01
Applicant: 大唐微电子技术有限公司
Abstract: 本发明公开了一种现场可编程门阵列FPGA配置升级方法,包括:FPGA加载非易失性存储器FLASH的第一存储区所包含的自动装载逻辑数据;执行所述自动装载逻辑数据,对所述FLASH的第二存储区进行数据擦除后,获取新的应用配置数据;将所述新的应用配置数据写入所述FLASH的第二存储区。本发明还公开了一种现场可编程门阵列FPGA平台。
-
-
-