存储器的管理方法和装置

    公开(公告)号:CN110069216B

    公开(公告)日:2022-07-12

    申请号:CN201910279796.1

    申请日:2019-04-09

    Abstract: 本申请公开了一种存储器的管理方法和装置。所述方法包括:判断Flash的锁寄存器是否解锁状态;在判断锁寄存器处于解锁状态后,根据擦写Flash的操作请求信息,判断是否允许启动对Flash的擦写操作。

    一种对含闪存FLASH芯片的晶圆级测试方法、装置

    公开(公告)号:CN109545264B

    公开(公告)日:2020-10-16

    申请号:CN201811283474.6

    申请日:2018-10-31

    Inventor: 陈思迪 刘蕊丽

    Abstract: 本发明公开了一种对含闪存FLASH芯片的晶圆级测试方法、装置,其中,所述方法包括:对组成芯片的每个电路die进行常温微调trim,以及对芯片中FLASH的数据区DM进行常温测试;对所述FLASH的DM进行高温测试及烘烤测试;若经过烘烤测试后所述FLASH的数据不丢失,当所述FLASH的DM的温度等于或低于常温后,对该FLASH的DM以及该FLASH所在芯片中的其他部件进行常温测试。本发明能够保证FLASH和芯片处于最佳状态,避免测试过程中对芯片的过度筛选。

    一种电源唤醒方法和装置

    公开(公告)号:CN111427441A

    公开(公告)日:2020-07-17

    申请号:CN202010252887.9

    申请日:2020-04-02

    Abstract: 本发明公开了一种电源唤醒方法,该方法包括:当接收到内部电源域的电源关断控制信号时,锁存所述电源关断控制信号;根据锁存的所述电源关断控制信号产生电源关断信号,从而使所述内部电源域断电;当接收到外部唤醒信号后,根据所述外部唤醒信号产生电源唤醒信号;通过所述电源唤醒信号清除所述电源关断信号,从而使所述内部电源域通电。本发明还公开了一种电源唤醒装置。本发明提供的方法和装置能够实现在只有一个内部电源的系统中关断电源后仍可自动打开的功能。

    存储器的管理方法和装置

    公开(公告)号:CN110069216A

    公开(公告)日:2019-07-30

    申请号:CN201910279796.1

    申请日:2019-04-09

    Abstract: 本申请公开了一种存储器的管理方法和装置。所述方法包括:判断Flash的锁寄存器是否解锁状态;在判断锁寄存器处于解锁状态后,根据擦写Flash的操作请求信息,判断是否允许启动对Flash的擦写操作。

    一种芯片中通讯接口的识别方法和装置

    公开(公告)号:CN111694776B

    公开(公告)日:2022-03-18

    申请号:CN202010475021.4

    申请日:2020-05-29

    Inventor: 刘蕊丽 杨敬

    Abstract: 本申请实施例公开了一种芯片中通讯接口的识别方法和装置。所述方法包括:IO接口,作为至少两个通讯接口模块的通讯接口,其中所述至少两个通讯接口模块所支持的通讯协议不同;所述通讯接口模块,用于判断所述IO接口接收的信号是否包括所述通信接口模块所支持的通讯协议的完整的时序的信号,得到判断结果,在判断结果为包括完整的时序的信号时,产生指示信号,对指示信号进行识别,确定IO接口所采用的通讯协议;处理器,与所述通讯接口模块相连,用于控制所述IO接口作为所确定的通讯协议对应的通讯接口模块的通讯接口。

    一种时钟控制方法及装置

    公开(公告)号:CN104932654B

    公开(公告)日:2018-04-13

    申请号:CN201510012682.2

    申请日:2015-01-09

    Inventor: 刘蕊丽

    Abstract: 本发明提供一种时钟控制方法及装置,上述装置包括休眠模式管理模块、休眠策略执行模块;休眠策略执行模块,用于在浅休眠模式启动后,业务模块运行时,时钟控制设备根据从浅休眠寄存器获取的时钟控制策略,关闭浅休眠模式下不工作模拟IP;业务模块运行完毕后,时钟控制设备从浅休眠寄存器获取的时钟控制策略,打开浅休眠模式下关闭的模拟IP;休眠策略执行模块,还用于深休眠模式启动时,时钟控制设备自动执行关闭深休眠模式下不工作模拟IP;休眠策略执行模块,还用于深休眠模式启动后,外部中断到来时,时钟控制设备自动执行打开深休眠模式下关闭的模拟IP。本发明采用硬件系统自动管理门控时钟,大大提高处理性能。

    一种时钟控制方法及装置

    公开(公告)号:CN104932654A

    公开(公告)日:2015-09-23

    申请号:CN201510012682.2

    申请日:2015-01-09

    Inventor: 刘蕊丽

    Abstract: 本发明提供一种时钟控制方法及装置,上述装置包括休眠模式管理模块、休眠策略执行模块;休眠策略执行模块,用于在浅休眠模式启动后,业务模块运行时,时钟控制设备根据从浅休眠寄存器获取的时钟控制策略,关闭浅休眠模式下不工作模拟IP;业务模块运行完毕后,时钟控制设备从浅休眠寄存器获取的时钟控制策略,打开浅休眠模式下关闭的模拟IP;休眠策略执行模块,还用于深休眠模式启动时,时钟控制设备自动执行关闭深休眠模式下不工作模拟IP;休眠策略执行模块,还用于深休眠模式启动后,外部中断到来时,时钟控制设备自动执行打开深休眠模式下关闭的模拟IP。本发明采用硬件系统自动管理门控时钟,大大提高处理性能。

    一种芯片测试方法和装置

    公开(公告)号:CN111693847B

    公开(公告)日:2022-08-12

    申请号:CN202010419859.1

    申请日:2020-05-18

    Inventor: 刘蕊丽 李紫金

    Abstract: 本申请实施例公开了一种芯片测试方法和装置。所述方法包括:在检测到对芯片进行晶圆CP测试后,获取所述芯片用于输出测试向量的返回结果的输入输出IO端口的输出时延信息;控制所述输出时延的数值减小;按照减小后的输出时延,输出所述测试向量的返回结果。

    一种芯片测试方法和装置

    公开(公告)号:CN111693847A

    公开(公告)日:2020-09-22

    申请号:CN202010419859.1

    申请日:2020-05-18

    Inventor: 刘蕊丽 李紫金

    Abstract: 本申请实施例公开了一种芯片测试方法和装置。所述方法包括:在检测到对芯片进行晶圆CP测试后,获取所述芯片用于输出测试向量的返回结果的输入输出IO端口的输出时延信息;控制所述输出时延的数值减小;按照减小后的输出时延,输出所述测试向量的返回结果。

    一种芯片顶层覆盖完整性保护方法及装置

    公开(公告)号:CN107991572B

    公开(公告)日:2020-04-03

    申请号:CN201711004055.X

    申请日:2017-10-24

    Abstract: 本申请公开了一种芯片顶层覆盖完整性保护方法及装置,应用于物理层保护电路,物理层保护电路被分为n组,每组m条金属线,包括:产生一组随机二进制数并输入到每组m条金属线的输入端;分别在攻击检测周期和检测周期检测m条金属线的输出信号,检测周期为预先估计的信号在金属线中传输的时间,攻击检测周期为预先估计的当金属线被短接时信号在金属线中传输的时间;如果在攻击检测周期检测出的输出信号与输入的随机二进制数相同,或者在检测周期检测出的输出信号与输入的随机二进制数不同,则判断芯片遭到短接或划断攻击。本申请通过在每个检测周期内对金属线的输入输出信号进行两次对比检测,增大了芯片顶层金属覆盖的防攻击力度。

Patent Agency Ranking