用于IO接口的高速低功耗自调节前馈电容补偿LVDS驱动电路

    公开(公告)号:CN104868902B

    公开(公告)日:2017-12-01

    申请号:CN201510121946.8

    申请日:2015-03-19

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种用于IO接口的高速低功耗自调节前馈电容补偿LVDS驱动电路。该驱动电路由移位寄存器、时钟控制电路、前馈电容网络、共模反馈和LVDS驱动电路构成;移位寄存器采用D型上升沿触发器和2:1选择器实现;时钟控制电路采用比较器、与门、或门、或非门和异或门实现;前馈电容网络采用电容和开关实现;共模反馈采用晶体管M1‑M8、电阻RF和密勒补偿电容CC实现;LVDS驱动电路采用晶体管M9‑M14实现。本发明的LVDS驱动电路采用了自调节前馈电容补偿结构,降低了预驱动电路的驱动能力要求,从而有效降低功耗;可以驱动不同负载并实现输出信号摆幅的自调节。

    用于IO接口的低频多相位差分时钟树型高速低功耗串行器

    公开(公告)号:CN104184456B

    公开(公告)日:2017-07-07

    申请号:CN201410388766.1

    申请日:2014-08-10

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一种用于IO接口的低频多相位差分时钟树型高速低功耗串行器。该串行器由采样电路、门级逻辑电路和缓冲器构成;采样电路采用D型上升沿触发器实现;门级逻辑电路采用与非门、或非门实现;缓冲器采用两级反相器串联实现。本发明高速串行器采用低频时钟并且避免了传统高速串行器采用的较多D型触发器,从而有效降低功耗;采样电路为门级逻辑电路将并行数据依次锁存为串行数据提供至少一个比特宽度的裕量,以减小串行输出数据的误码率;门级逻辑电路中的每个与非门、或非门的输出寄生电容较小,使串行输出数据速率大为提高。

    用于IO接口的高速低功耗自调节前馈电容补偿LVDS驱动电路

    公开(公告)号:CN104868902A

    公开(公告)日:2015-08-26

    申请号:CN201510121946.8

    申请日:2015-03-19

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种用于IO接口的高速低功耗自调节前馈电容补偿LVDS驱动电路。该驱动电路由移位寄存器、时钟控制电路、前馈电容网络、共模反馈和LVDS驱动电路构成;移位寄存器采用D型上升沿触发器和2:1选择器实现;时钟控制电路采用比较器、与门、或门、或非门和异或门实现;前馈电容网络采用电容和开关实现;共模反馈采用晶体管M1-M8、电阻RF和密勒补偿电容CC实现;LVDS驱动电路采用晶体管M9-M14实现。本发明的LVDS驱动电路采用了自调节前馈电容补偿结构,降低了预驱动电路的驱动能力要求,从而有效降低功耗;可以驱动不同负载并实现输出信号摆幅的自调节。

    用于IO接口的低频多相位差分时钟树型高速低功耗串行器

    公开(公告)号:CN104184456A

    公开(公告)日:2014-12-03

    申请号:CN201410388766.1

    申请日:2014-08-10

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一种用于IO接口的低频多相位差分时钟树型高速低功耗串行器。该串行器由采样电路、门级逻辑电路和缓冲器构成;采样电路采用D型上升沿触发器实现;门级逻辑电路采用与非门、或非门实现;缓冲器采用两级反相器串联实现。本发明高速串行器采用低频时钟并且避免了传统高速串行器采用的较多D型触发器,从而有效降低功耗;采样电路为门级逻辑电路将并行数据依次锁存为串行数据提供至少一个比特宽度的裕量,以减小串行输出数据的误码率;门级逻辑电路中的每个与非门、或非门的输出寄生电容较小,使串行输出数据速率大为提高。

Patent Agency Ranking