一种外科用切口划线装置

    公开(公告)号:CN112353506B

    公开(公告)日:2022-02-11

    申请号:CN202011194312.2

    申请日:2020-10-30

    Abstract: 本发明属于医疗器械领域,尤其涉及一种外科用切口划线装置,底座的顶部转动箱上设有转动组件,转动组件上固定连接F形架的一侧内壁上固定连接有推杆电机,推杆电机的推动轴上动力箱的顶部与F形架的顶部内壁滑动连接,动力箱内设驱动电机的输出轴上固定套设有齿轮,动力箱的顶部内壁上对称滑动连接两个移动板相互靠近的一侧均固定连接有齿板,两个齿板均与齿轮相啮合,动力箱内滑动连接有滑动板,两个移动板的底部两个连杆的底端均与滑动板的顶部转动连接,滑动板的底部固定连接矩形座上缓冲组件上固定连接有连接柱,连接柱的上卡装划线器的底部设有划线头,解决现有划线方式存在划线不平齐影响后期手术效率的问题。

    基于可重复配置单元的FPGA局部互联资源自动化测试方法

    公开(公告)号:CN105677525B

    公开(公告)日:2019-05-03

    申请号:CN201610017611.6

    申请日:2016-01-12

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为基于可重复配置单元的FPGA局部互联资源自动化测试方法。包括对FPGA芯片中所有局部互联线段和所有局部可编程互联开关的测试。本发明充分利用FPGA阵列的规律性,将FPGA局部互联与邻近的逻辑电路资源配置成可重复配置单元模版,然后将这些单元模版依次首尾相连,重复遍历至整个FPGA阵列。本发明可测试的故障包括了互联线段的开路、短路故障和互联开关的常开、常闭故障。本发明能够完成对FPGA芯片内部所有局部互联资源的测试,并且对于不同结构和规模的FPGA都具有很高的适用性。测试所需要的配置数目、配置难度和测试时间都能得到极大地优化。

    基于FPGA硬件结构的时钟网络遍历测试方法

    公开(公告)号:CN104617928B

    公开(公告)日:2017-10-10

    申请号:CN201510017286.9

    申请日:2015-01-13

    Applicant: 复旦大学

    Inventor: 杨震 王健 来金梅

    Abstract: 本发明属于集成电路测试技术领域,具体为一种基于FPGA(现场可编程门阵列)芯片硬件结构的时钟网络遍历测试方法。本发明将每个逻辑块作如下配置:对于CLB逻辑块电路,将其内部的SLICE配置成一种逻辑门的运算形式;对于BRAM逻辑块电路,将其配置成只读的ROM地址查找模式;对于DSP逻辑块电路,将其配置成某种运算形式;所有上述的配置模式都是在时钟信号的控制下,用寄存器输出结果;可测试的故障包括FPGA时钟端的短路、开路、常0以及常1故障。本发明能够完成对FPGA芯片内所有单元块电路的时钟输入端、所有的时钟网络功能的测试。测试所需要的配置次数、配置难度和测试时间都能得到极大地优化。

    一种外科用切口划线装置

    公开(公告)号:CN112353506A

    公开(公告)日:2021-02-12

    申请号:CN202011194312.2

    申请日:2020-10-30

    Abstract: 本发明属于医疗器械领域,尤其涉及一种外科用切口划线装置,底座的顶部转动箱上设有转动组件,转动组件上固定连接F形架的一侧内壁上固定连接有推杆电机,推杆电机的推动轴上动力箱的顶部与F形架的顶部内壁滑动连接,动力箱内设驱动电机的输出轴上固定套设有齿轮,动力箱的顶部内壁上对称滑动连接两个移动板相互靠近的一侧均固定连接有齿板,两个齿板均与齿轮相啮合,动力箱内滑动连接有滑动板,两个移动板的底部两个连杆的底端均与滑动板的顶部转动连接,滑动板的底部固定连接矩形座上缓冲组件上固定连接有连接柱,连接柱的上卡装划线器的底部设有划线头,解决现有划线方式存在划线不平齐影响后期手术效率的问题。

    基于可重复配置单元的FPGA局部互联资源自动化测试方法

    公开(公告)号:CN105677525A

    公开(公告)日:2016-06-15

    申请号:CN201610017611.6

    申请日:2016-01-12

    Applicant: 复旦大学

    CPC classification number: G06F11/2215

    Abstract: 本发明属于集成电路技术领域,具体为基于可重复配置单元的FPGA局部互联资源自动化测试方法。包括对FPGA芯片中所有局部互联线段和所有局部可编程互联开关的测试。本发明充分利用FPGA阵列的规律性,将FPGA局部互联与邻近的逻辑电路资源配置成可重复配置单元模版,然后将这些单元模版依次首尾相连,重复遍历至整个FPGA阵列。本发明可测试的故障包括了互联线段的开路、短路故障和互联开关的常开、常闭故障。本发明能够完成对FPGA芯片内部所有局部互联资源的测试,并且对于不同结构和规模的FPGA都具有很高的适用性。测试所需要的配置数目、配置难度和测试时间都能得到极大地优化。

    基于FPGA硬件结构的时钟网络遍历测试方法

    公开(公告)号:CN104617928A

    公开(公告)日:2015-05-13

    申请号:CN201510017286.9

    申请日:2015-01-13

    Applicant: 复旦大学

    Inventor: 杨震 王健 来金梅

    Abstract: 本发明属于集成电路测试技术领域,具体为一种基于FPGA(现场可编程门阵列)芯片硬件结构的时钟网络遍历测试方法。本发明将每个逻辑块作如下配置:对于CLB逻辑块电路,将其内部的SLICE配置成一种逻辑门的运算形式;对于BRAM逻辑块电路,将其配置成只读的ROM地址查找模式;对于DSP逻辑块电路,将其配置成某种运算形式;所有上述的配置模式都是在时钟信号的控制下,用寄存器输出结果;可测试的故障包括FPGA时钟端的短路、开路、常0以及常1故障。本发明能够完成对FPGA芯片内所有单元块电路的时钟输入端、所有的时钟网络功能的测试。测试所需要的配置次数、配置难度和测试时间都能得到极大地优化。

    一种可移动厕所
    8.
    实用新型

    公开(公告)号:CN218479606U

    公开(公告)日:2023-02-14

    申请号:CN202221309567.3

    申请日:2022-05-17

    Abstract: 本实用新型提供了一种可移动厕所,包括移动遮挡组件、移动便器组件和锁紧组件,所述移动遮挡组件包括遮挡件,所述遮挡件上设置有一活动区域,所述移动便器组件能够进出所述活动区域,所述锁紧组件安装于所述移动便器组件和所述遮挡件之间,所述移动便器组件可通过所述锁紧组件固定于所述活动区域内,其中所述移动便器组件为坐式的移动便器组件。该可移动厕所,通过将所述移动便器组件设置为坐式的移动便器组件,利于下蹲不方便人员的使用,将所述移动便器组件通过所述锁紧组件固定于所述活动区域内,实现所述移动遮挡组件和所述移动便器组件的组合使用,根据外部环境将该可移动厕所摆放于合适位置,可实现施工工期的缩短。

    一种简易防摔倒结构
    9.
    实用新型

    公开(公告)号:CN218356596U

    公开(公告)日:2023-01-24

    申请号:CN202221206335.5

    申请日:2022-05-11

    Abstract: 本实用新型提供了一种简易防摔倒结构,包括床组件和防护组件,所述床组件包括床板和床垫,所述床垫设置于所述床板上方,所述床垫背离所述床板一侧设置有一躺卧面,所述防护组件包括防护件和安装件,所述安装件包括挤压固定部和支撑限位部,所述挤压固定部和所述支撑限位部弯曲连接,所述挤压固定部设置于所述床垫和所述床板之间。该简易防摔倒结构,通过对防护件和支撑限位部安装位置进行限定,使得防护件能够配合支撑限位部对躺卧面上的使用者双重保护降低摔倒概率,床板和床垫对挤压固定部进行夹持限位,进一步将防护件可拆卸安装于支撑限位部上,便于使用者对防护件和安装件进行自行快速拆装。

Patent Agency Ranking