-
公开(公告)号:CN101996266B
公开(公告)日:2013-10-16
申请号:CN200910194421.1
申请日:2009-08-21
Applicant: 复旦大学
IPC: G06F17/50
Abstract: 本发明属集成电路领域,涉及一种建立集成电路芯片内工艺偏差的空间相关性模型的方法。采用多测试芯片最大似然估计方法,提取空间相关函数的未知参数,建立片内偏差的空间相关性模型。该方法将所有测试芯片的似然函数相乘得到一个联合似然函数,通过对联合似然函数最大化求解获得参数值确定的空间相关函数,可直接用于工艺偏差的电路分析设计。在空间相关函数提取过程中,能处理片内偏差纯随机部分和测量误差的影响,显著提高提取结果的精度。并利用LU分解计算联合似然函数中对称正定矩阵的行列式对数,解决了直接计算时会出现的数值不稳定的问题。
-
公开(公告)号:CN101996266A
公开(公告)日:2011-03-30
申请号:CN200910194421.1
申请日:2009-08-21
Applicant: 复旦大学
IPC: G06F17/50
Abstract: 本发明属集成电路领域,涉及一种建立集成电路芯片内工艺偏差的空间相关性模型的方法。采用多测试芯片最大似然估计方法,提取空间相关函数的未知参数,建立片内偏差的空间相关性模型。该方法将所有测试芯片的似然函数相乘得到一个联合似然函数,通过对联合似然函数最大化求解获得参数值确定的空间相关函数,可直接用于工艺偏差的电路分析设计。在空间相关函数提取过程中,能处理片内偏差纯随机部分和测量误差的影响,显著提高提取结果的精度。并利用LU分解计算联合似然函数中对称正定矩阵的行列式对数,解决了直接计算时会出现的数值不稳定的问题。
-
公开(公告)号:CN1831830A
公开(公告)日:2006-09-13
申请号:CN200610025692.0
申请日:2006-04-13
Applicant: 复旦大学
IPC: G06F17/50
CPC classification number: H04L41/12
Abstract: 本发明属于电子技术领域,具体为一种超大规模集成电路中的时钟分布电路的拓扑结构优化方法。该方法可以任何其他方法产生的拓扑关系作为输入,在时钟树构造过程中通过对其拓扑结构进行局部修正以优化费用。每次优化过程从时钟树的叶结点开始,对所有结点利用二叉树变换操作做出局部调整,向上进行到根结点后完成。优化过程迭代进行,直到费用不能再进一步减小为止。本发明方法通用性强,效率高,费用减小比率达6-10%,能够高效处理超大规模集成电路的时钟布线问题;另外,还具有良好的可扩展性,可与其他优化策略结合,力求获得最优解。
-
公开(公告)号:CN1822008A
公开(公告)日:2006-08-23
申请号:CN200610025275.6
申请日:2006-03-30
Applicant: 复旦大学
IPC: G06F17/50
Abstract: 本发明属于电子技术领域,具体为一种大规模集成电路中的时钟分布电路的拓扑结构优化方法。该方法可以任何其他方法产生的拓扑关系作为输入,在时钟树构造过程中通过对其拓扑结构进行局部修正以优化费用。每次优化过程从时钟树的叶结点开始,对所有结点利用二叉树变换操作做出局部调整,向上进行到根结点后完成。优化过程迭代进行,直到费用不能再进一步减小为止。本发明方法通用性强,效率高,费用减小比率达6-10%,能够高效处理超大规模集成电路的时钟布线问题;另外,还具有良好的可扩展性,可与其他优化策略结合,力求获得最优解。
-
公开(公告)号:CN100454316C
公开(公告)日:2009-01-21
申请号:CN200610025692.0
申请日:2006-04-13
Applicant: 复旦大学
IPC: G06F17/50
CPC classification number: H04L41/12
Abstract: 本发明属于电子技术领域,具体为一种超大规模集成电路中的时钟分布电路的拓扑结构优化方法。该方法可以任何其他方法产生的拓扑关系作为输入,在时钟树构造过程中通过对其拓扑结构进行局部修正以优化费用。每次优化过程从时钟树的叶结点开始,对所有结点利用二叉树变换操作做出局部调整,向上进行到根结点后完成。优化过程迭代进行,直到费用不能再进一步减小为止。本发明方法通用性强,效率高,费用减小比率达6-10%,能够高效处理超大规模集成电路的时钟布线问题;另外,还具有良好的可扩展性,可与其他优化策略结合,力求获得最优解。
-
-
-
-