-
公开(公告)号:CN1916838A
公开(公告)日:2007-02-21
申请号:CN200610108358.1
申请日:2006-08-02
Applicant: 国际商业机器公司
IPC: G06F7/58
CPC classification number: G06F7/588 , H04L9/001 , H04L9/0869
Abstract: 提供了一种用于产生随机数种子的随机数发生器、方法以及计算机程序产品。振荡器阵列内的每一个振荡器都在不同的频率上工作。每一个振荡器的工作频率不是谐波相关的,由此在任何两个振荡器频率之间不存在整数倍数。在一个实施例中,振荡器阵列的输出与多输入锁存器相连。所述多输入锁存器还接收采样信号,该采样信号是时钟信号。所述时钟信号对振荡器阵列的输出进行采样,并且多输入锁存器与随机数确定逻辑(“RNDL”)一起为阵列内部的每一个振荡器产生一个数字输出(0或1)。RNDL使用这些数字输出来创建随机数种子。
-
公开(公告)号:CN101848080B
公开(公告)日:2013-10-30
申请号:CN201010132323.8
申请日:2010-03-12
Applicant: 国际商业机器公司
CPC classification number: H04L9/32 , G06F21/75 , H04L2209/34 , H04L2209/56
Abstract: 本发明涉及用于电熔断的加密密钥的安全的方法和系统。更具体地,公开了一种用于电熔断的加密密钥安全的方法,包括在安全熔丝组与熔丝感测逻辑模块之间插入多个反转器。该方法还包括感测安全熔丝组和多个反转器的激活集合。该方法进一步包括对感测到的安全熔丝组和多个反转器的激活集与软件密钥进行比较,以确定是否完成了至少基本匹配。
-
公开(公告)号:CN101243421B
公开(公告)日:2011-09-07
申请号:CN200680030145.X
申请日:2006-08-16
Applicant: 国际商业机器公司
IPC: G06F13/28 , H04Q3/545 , G06F15/163
CPC classification number: G06F13/24
Abstract: 本发明提供了一种用于在处理器和外部设备之间传送指令和数据的系统和方法。所述系统和方法使用通道接口作为在处理器和存储器流控制器之间通信的主要机制。所述通道接口提供用于例如与处理器设备、存储器流控制设备、机器状态寄存器以及外部处理器中断设备进行通信的通道。可以将这些通道指定为阻塞或非阻塞。对于阻塞通道,当没有可从相应寄存器读取的数据时,或没有可供写入相应寄存器的空间时,将处理器置于低功率“停止”状态。当数据变得可用或空间被释放时,通过跨阻塞通道的通信自动唤醒所述处理器。因此,本发明的通道允许将处理器保持在低功率状态。
-
公开(公告)号:CN1274902A
公开(公告)日:2000-11-29
申请号:CN00117631.5
申请日:2000-05-18
Applicant: 国际商业机器公司
CPC classification number: G06T15/80
Abstract: 将基元分为2N个跨度的跨度组,每个跨度组从初始或入口模块开始,首先沿离开基元的长边沿的方向接着沿朝向基元的长边沿方向,以螺旋顺序逐块描绘每个跨度组。内插器包括一个在描绘跨度组内的任何其他模块之前将初始或入口模块的像素和纹理信息推入其中的一次深度栈。接着交替描绘跨度组的不同跨度子组内的模块或模块对,以便随着进行到跨度组的端点,描绘跨度子组之间的折线。
-
公开(公告)号:CN101848080A
公开(公告)日:2010-09-29
申请号:CN201010132323.8
申请日:2010-03-12
Applicant: 国际商业机器公司
IPC: H04L9/06
CPC classification number: H04L9/32 , G06F21/75 , H04L2209/34 , H04L2209/56
Abstract: 本发明涉及用于电熔断的加密密钥的安全的方法和系统。更具体地,公开了一种用于电熔断的加密密钥安全的方法,包括在安全熔丝组与熔丝感测逻辑模块之间插入多个反转器。该方法还包括感测安全熔丝组和多个反转器的激活集合。该方法进一步包括对感测到的安全熔丝组和多个反转器的激活集与软件密钥进行比较,以确定是否完成了至少基本匹配。
-
公开(公告)号:CN101243421A
公开(公告)日:2008-08-13
申请号:CN200680030145.X
申请日:2006-08-16
Applicant: 国际商业机器公司
IPC: G06F13/28 , H04Q3/545 , G06F15/163
CPC classification number: G06F13/24
Abstract: 本发明提供了一种用于在处理器和外部设备之间传送指令和数据的系统和方法。所述系统和方法使用通道接口作为在处理器和存储器流控制器之间通信的主要机制。所述通道接口提供用于例如与处理器设备、存储器流控制设备、机器状态寄存器以及外部处理器中断设备进行通信的通道。可以将这些通道指定为阻塞或非阻塞。对于阻塞通道,当没有可从相应寄存器读取的数据时,或没有可供写入相应寄存器的空间时,将处理器置于低功率“停止”状态。当数据变得可用或空间被释放时,通过跨阻塞通道的通信自动唤醒所述处理器。因此,本发明的通道允许将处理器保持在低功率状态。
-
公开(公告)号:CN1171181C
公开(公告)日:2004-10-13
申请号:CN00117631.5
申请日:2000-05-18
Applicant: 国际商业机器公司
CPC classification number: G06T15/80
Abstract: 将基元分为2N个跨度的跨度组,每个跨度组从初始或入口模块开始,首先沿离开基元的长边沿的方向接着沿朝向基元的长边沿方向,以螺旋顺序逐块描绘每个跨度组。内插器包括一个在描绘跨度组内的任何其他模块之前将初始或入口模块的像素和纹理信息推入其中的一次深度栈。接着交替描绘跨度组的不同跨度子组内的模块或模块对,以便随着进行到跨度组的端点,描绘跨度子组之间的折线。
-
-
-
-
-
-