通用高和低随机位纠错逻辑

    公开(公告)号:CN111989745A

    公开(公告)日:2020-11-24

    申请号:CN201980026523.4

    申请日:2019-04-02

    Abstract: 本发明的实施例包括存储器模块,该存储器模块包括多个存储器设备和存储缓冲器设备。所述存储器设备中的每一个被表征为高随机位错误率(RBER)和低RBER存储器设备中的一者。存储器缓冲器设备包括读数据接口,以接收从存储器设备之一上的存储器地址读取的数据。存储器缓冲器设备还包括通用纠错逻辑,用于检测和校正从高RBER和低RBER存储器设备两者读取的数据中的错误状况。通用纠错逻辑包括多个纠错单元,其提供不同的纠错复杂度等级并且具有不同的延迟时间。纠错单元包括第一快速路径纠错单元,用于隔离和校正随机符号误差。

    信息处理系统中的协同式多任务处理方法及信息处理系统

    公开(公告)号:CN101320335A

    公开(公告)日:2008-12-10

    申请号:CN200810095394.8

    申请日:2008-05-05

    CPC classification number: G06F9/44526 G06F9/30123 G06F9/3851

    Abstract: 本发明公开了信息处理系统中的协同式多任务处理方法及信息处理系统。处理器系统执行信息处理系统中软件应用程序内的多个小应用程序。信息处理系统包括管理多任务处理环境中的处理器系统硬件和软件的操作系统软件。特别地,操作系统软件管理处理器系统中的寄存器文件的分区以实现寄存器文件的各自分区内的多个小应用程序之间的协同关系。在一个实施例中,操作系统软件管理唯一小应用程序ID以在小应用程序指令文本执行期间修改寄存器文件分区大小和位置。在一个实施例中,小应用程序ID掩码硬件在小应用程序代码的多个副本之间提供寄存器文件空间的共享。

    存储器系统以及提供通用高和低随机位纠错逻辑的方法

    公开(公告)号:CN111989745B

    公开(公告)日:2024-08-09

    申请号:CN201980026523.4

    申请日:2019-04-02

    Abstract: 本发明的实施例包括存储器模块,该存储器模块包括多个存储器设备和存储缓冲器设备。所述存储器设备中的每一个被表征为高随机位错误率(RBER)和低RBER存储器设备中的一者。存储器缓冲器设备包括读数据接口,以接收从存储器设备之一上的存储器地址读取的数据。存储器缓冲器设备还包括通用纠错逻辑,用于检测和校正从高RBER和低RBER存储器设备两者读取的数据中的错误状况。通用纠错逻辑包括多个纠错单元,其提供不同的纠错复杂度等级并且具有不同的延迟时间。纠错单元包括第一快速路径纠错单元,用于隔离和校正随机符号误差。

    信息处理系统中的协同式多任务处理方法及信息处理系统

    公开(公告)号:CN101320335B

    公开(公告)日:2012-03-28

    申请号:CN200810095394.8

    申请日:2008-05-05

    CPC classification number: G06F9/44526 G06F9/30123 G06F9/3851

    Abstract: 本发明公开了信息处理系统中的协同式多任务处理方法及信息处理系统。处理器系统执行信息处理系统中软件应用程序内的多个小应用程序。信息处理系统包括管理多任务处理环境中的处理器系统硬件和软件的操作系统软件。特别地,操作系统软件管理处理器系统中的寄存器文件的分区以实现寄存器文件的各自分区内的多个小应用程序之间的协同关系。在一个实施例中,操作系统软件管理唯一小应用程序ID以在小应用程序指令文本执行期间修改寄存器文件分区大小和位置。在一个实施例中,小应用程序ID掩码硬件在小应用程序代码的多个副本之间提供寄存器文件空间的共享。

Patent Agency Ranking