-
公开(公告)号:CN107634768B
公开(公告)日:2020-02-14
申请号:CN201710810433.7
申请日:2017-09-11
Applicant: 哈尔滨工程大学
Abstract: 本发提供了一种基于FPGA的MWC压缩采样宽带数字接收机PDW形成方法,属于信息与通信工程中的电子对抗领域。首先通过混频模块将信号搬移至基带,通过低通滤波器获得基带压缩采样信号,再进行降速抽取,使得数据量大幅下降以便于硬件实现。将抽取后的信号输入进CORDIC模块进行幅度和相位的提取,通过利用相位差测频法测出子带频率,并利用多信道信号并行信道化方式通过对频率计算模块计算得到信号所在子带,从而得到信号的绝对载频。通过门限判决法进行脉冲提取,用脉冲提取出的信号到达和消失时间计算得到脉宽。本发明验证了基于MWC压缩采样结构数字接收机的PDW数据形成物理实现的可行性,为后续基于该新型接收机的整体系统的FPGA实现奠定了理论和硬件实现基础。
-
公开(公告)号:CN108832945A
公开(公告)日:2018-11-16
申请号:CN201810630497.3
申请日:2018-06-19
Applicant: 哈尔滨工程大学
Abstract: 本发明属于信息与通信工程中的宽带数字接收机领域,具体涉及一种基于多相结构的高效MWC压缩采样数字接收机结构的实现方法。在原有的MWC接收机结构基础上将抽取模块前移到整个数字接收机的最前端,使整个接收机工作在数据速率较低的状态,更好地适于FPGA的工程实现。其中接收机的每一条支路都包括三个模块:串并转换模块、并行相乘模块和多相低通滤波模块。本发明验证了基于多相结构的高效MWC压缩采样结构数字接收机的正确性,为后续基于该新型接收机的整体系统的FPGA实现奠定了理论和硬件实现基础。
-
公开(公告)号:CN107634768A
公开(公告)日:2018-01-26
申请号:CN201710810433.7
申请日:2017-09-11
Applicant: 哈尔滨工程大学
Abstract: 本发提供了一种基于FPGA的MWC压缩采样宽带数字接收机PDW形成方法,属于信息与通信工程中的电子对抗领域。首先通过混频模块将信号搬移至基带,通过低通滤波器获得基带压缩采样信号,再进行降速抽取,使得数据量大幅下降以便于硬件实现。将抽取后的信号输入进CORDIC模块进行幅度和相位的提取,通过利用相位差测频法测出子带频率,并利用多信道信号并行信道化方式通过对频率计算模块计算得到信号所在子带,从而得到信号的绝对载频。通过门限判决法进行脉冲提取,用脉冲提取出的信号到达和消失时间计算得到脉宽。本发明验证了基于MWC压缩采样结构数字接收机的PDW数据形成物理实现的可行性,为后续基于该新型接收机的整体系统的FPGA实现奠定了理论和硬件实现基础。
-
-