一种胃镜图像质量检测方法及装置

    公开(公告)号:CN109949281A

    公开(公告)日:2019-06-28

    申请号:CN201910179458.0

    申请日:2019-03-11

    Abstract: 本发明实施例提供一种胃镜图像质量检测方法及装置,包括:获取待检测的目标胃镜图像;基于训练好的胃镜图像质量检测模型,对所述目标胃镜图像进行检测,获取到所述目标胃镜图像的质量检测结果;所述训练好的胃镜图像质量检测模型是由标注有图像质量类型的样本胃镜图像训练得到的。本发明实施例提供的一种胃镜图像质量检测方法及装置,通过对胃镜图像的质量类别进行标准化检测,能够提高胃镜图像质量,从而提高了胃镜图像的准确性,获取更有效的胃镜检测信息,提高了胃镜图像的获取效率。

    一种基于神经网络的硬件木马识别方法

    公开(公告)号:CN103198251A

    公开(公告)日:2013-07-10

    申请号:CN201310103424.6

    申请日:2013-03-28

    Abstract: 本发明提出了一种基于神经网络的硬件木马芯片识别方法,解决了现有识别方法中需人工观察,效率低的问题,实现了硬件木马芯片识别的智能化。该方法包含以下步骤:首先获取所有待检测芯片的侧信道信息并对其进行数据预处理;选取部分待检测芯片进行反剖分析,确定反剖芯片是否含有硬件木马;利用不含硬件木马的反剖芯片经预处理之后的侧信道信息建立芯片特征空间;将所有待检测芯片经预处理后的侧信道信息矩阵投影到该特征空间,得到侧信道信息特征数据矩阵;利用反剖芯片的侧信道信息特征数据及相应的目标输出值建立并训练神经网络;将测试芯片的侧信道信息特征数据送入到已训练完成的神经网络进行判别输出,实现对硬件木马芯片的识别。

    双轨预充电逻辑单元结构

    公开(公告)号:CN104378103B

    公开(公告)日:2017-08-04

    申请号:CN201410473366.0

    申请日:2014-09-16

    Abstract: 双轨预充电逻辑单元结构,属于电路电子领域,本发明为解决在面积开支不大的情况下,有效解决提前传播效应的问题。本发明与‑与非逻辑包括单轨与逻辑电路和单轨与非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、b和单轨与逻辑电路的输出信号y为输入信号a和b的与逻辑结果;单轨与非逻辑电路的输出信号为输入信号a和b的与非逻辑结果;或‑或非逻辑包括单轨或逻辑电路和单轨或非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、b和单轨或逻辑电路的输出信号y为输入信号a和b的或逻辑结果;单轨或非逻辑电路的输出信号为输入信号a和b的或非逻辑结果。

    一种同或‑异或双轨预充电逻辑单元

    公开(公告)号:CN104333362B

    公开(公告)日:2017-07-04

    申请号:CN201410470485.0

    申请日:2014-09-16

    Abstract: 本发明涉及一种同或‑异或双轨预充电逻辑单元,属于电路电子领域,本发明包括单轨异或逻辑电路和与之互补的单轨同或逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号、、和;单轨异或逻辑电路的输出信号为输入信号和的异或逻辑结果;单轨同或逻辑电路的输出信号为输入信号和的同或逻辑结果。本发明在面积开支不大的情况下,能够有效地平衡逻辑单元内部节点的功耗,消除内部节点的记忆效应,有效地解决同或‑异或双轨预充电逻辑单元的提前传播效应的问题,实现安全有效的同或‑异或逻辑。

    一种基于神经网络的硬件木马识别方法

    公开(公告)号:CN103198251B

    公开(公告)日:2015-07-08

    申请号:CN201310103424.6

    申请日:2013-03-28

    Abstract: 本发明提出了一种基于神经网络的硬件木马芯片识别方法,解决了现有识别方法中需人工观察,效率低的问题,实现了硬件木马芯片识别的智能化。该方法包含以下步骤:首先获取所有待检测芯片的侧信道信息并对其进行数据预处理;选取部分待检测芯片进行反剖分析,确定反剖芯片是否含有硬件木马;利用不含硬件木马的反剖芯片经预处理之后的侧信道信息建立芯片特征空间;将所有待检测芯片经预处理后的侧信道信息矩阵投影到该特征空间,得到侧信道信息特征数据矩阵;利用反剖芯片的侧信道信息特征数据及相应的目标输出值建立并训练神经网络;将测试芯片的侧信道信息特征数据送入到已训练完成的神经网络进行判别输出,实现对硬件木马芯片的识别。

    双轨预充电逻辑单元结构

    公开(公告)号:CN104378103A

    公开(公告)日:2015-02-25

    申请号:CN201410473366.0

    申请日:2014-09-16

    Abstract: 双轨预充电逻辑单元结构,属于电路电子领域,本发明为解决在面积开支不大的情况下,有效解决提前传播效应的问题。本发明与-与非逻辑包括单轨与逻辑电路和单轨与非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、、b和;单轨与逻辑电路的输出信号y为输入信号a和b的与逻辑结果;单轨与非逻辑电路的输出信号为输入信号a和b的与非逻辑结果;或-或非逻辑包括单轨或逻辑电路和单轨或非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、、b和;单轨或逻辑电路的输出信号y为输入信号a和b的或逻辑结果;单轨或非逻辑电路的输出信号为输入信号a和b的或非逻辑结果。

    一种同或-异或双轨预充电逻辑单元

    公开(公告)号:CN104333362A

    公开(公告)日:2015-02-04

    申请号:CN201410470485.0

    申请日:2014-09-16

    Abstract: 本发明涉及一种同或-异或双轨预充电逻辑单元,属于电路电子领域,本发明包括单轨异或逻辑电路和与之互补的单轨同或逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号、、和;单轨异或逻辑电路的输出信号为输入信号和的异或逻辑结果;单轨同或逻辑电路的输出信号为输入信号和的同或逻辑结果。本发明在面积开支不大的情况下,能够有效地平衡逻辑单元内部节点的功耗,消除内部节点的记忆效应,有效地解决同或-异或双轨预充电逻辑单元的提前传播效应的问题,实现安全有效的同或-异或逻辑。

Patent Agency Ranking