-
公开(公告)号:CN105871655B
公开(公告)日:2019-03-29
申请号:CN201610177394.7
申请日:2016-03-24
Applicant: 哈尔滨工业大学
IPC: H04L12/26
Abstract: 一种应用于串行总线分析仪器的波特率估计IP核系统,涉及测试仪器系统的串行总线波特率估计领域。本发明是为了解决现有的对波特率估计方法获得波特率的准确性差、可靠性差、精度低的问题。本发明AXI8位内存映射型从端口S8的串行总线数据信号输出端连数据输入缓冲FIFO模块的串行总线数据信号输入端,数据输入缓冲FIFO模块的串行总线数据信号输出端连波特率估计算法核心控制模块的串行总线数据信号输入端,波特率估计算法核心控制模块的串行总线数据信号输出端连数据输出缓冲FIFO模块的串行总线数据信号输入端,数据输出缓冲FIFO模块的数据信号输出端连AXI8位内存映射型主端口M8的数据信号输入端。它用于获得波特率。
-
公开(公告)号:CN105740185A
公开(公告)日:2016-07-06
申请号:CN201610056447.X
申请日:2016-01-27
Applicant: 哈尔滨工业大学
CPC classification number: G06F13/385 , G06F13/4022 , G06F2213/0002 , G06F2213/0024 , G06F2213/3852
Abstract: 基于COM Express的AXIe计算机模块,涉及自动测试系统的嵌入式控制器。解决了目前AXIe控制器存在设计复杂、可扩展性差和更新换代成本高的问题。基于COM Express的AXIe计算机模块中,AXIe计算机模块通过标准连接器向控制器底板提供计算机接口模块,所述AXIe计算机模块向控制器底板提供PCIe链路,所述PCIe链路由AXIe计算机模块CPU内部的PCIe控制器提供。本发明提出的基于COM Express的AXIe计算机模块能够实现AXIe规范定义的背板接口,且可提供丰富的通用计算机接口资源供用户使用。将该计算机模块插在AXIe控制器底板上即可正常使用。模块化设计能够降低设计难度,减少重复设计,有利于产品的更新换代。
-
公开(公告)号:CN105893308B
公开(公告)日:2018-09-07
申请号:CN201610195316.X
申请日:2016-03-30
Applicant: 哈尔滨工业大学
Abstract: 一种基于组合逻辑的串行协议触发IP核及触发数据捕获方法,涉及串行总线分析技术,目的是为了满足串行总线协议触发的需求。本发明首先根据用户选择的协议触发分析要求生成触发条件,然后将输入接口控制模块发来的总线模拟数据转换为数字数据,并将该数字数据截取成与触发条件等长度的序列,将这些序列与用户设定的触发条件进行比对,然后按照组合逻辑算法计算所述数据与触发条件的相似度,根据计算结果选择满足触发条件的数据,然后把满足触发条件的数据的首地址发送给数据输出缓冲FIFO模块。本发明提高了串行协议触发的灵活性、准确性以及高效性,适用于示波器、总线分析仪器等现代测试仪器系统对总线数据的分析。
-
公开(公告)号:CN105893308A
公开(公告)日:2016-08-24
申请号:CN201610195316.X
申请日:2016-03-30
Applicant: 哈尔滨工业大学
CPC classification number: G06F13/4068 , G06F13/4282
Abstract: 一种基于组合逻辑的串行协议触发IP核及触发数据捕获方法,涉及串行总线分析技术,目的是为了满足串行总线协议触发的需求。本发明首先根据用户选择的协议触发分析要求生成触发条件,然后将输入接口控制模块发来的总线模拟数据转换为数字数据,并将该数字数据截取成与触发条件等长度的序列,将这些序列与用户设定的触发条件进行比对,然后按照组合逻辑算法计算所述数据与触发条件的相似度,根据计算结果选择满足触发条件的数据,然后把满足触发条件的数据的首地址发送给数据输出缓冲FIFO模块。本发明提高了串行协议触发的灵活性、准确性以及高效性,适用于示波器、总线分析仪器等现代测试仪器系统对总线数据的分析。
-
公开(公告)号:CN105871655A
公开(公告)日:2016-08-17
申请号:CN201610177394.7
申请日:2016-03-24
Applicant: 哈尔滨工业大学
IPC: H04L12/26
CPC classification number: H04L43/0894
Abstract: 一种应用于串行总线分析仪器的波特率估计IP核系统,涉及测试仪器系统的串行总线波特率估计领域。本发明是为了解决现有的对波特率估计方法获得波特率的准确性差、可靠性差、精度低的问题。本发明AXI8位内存映射型从端口S8的串行总线数据信号输出端连数据输入缓冲FIFO模块的串行总线数据信号输入端,数据输入缓冲FIFO模块的串行总线数据信号输出端连波特率估计算法核心控制模块的串行总线数据信号输入端,波特率估计算法核心控制模块的串行总线数据信号输出端连数据输出缓冲FIFO模块的串行总线数据信号输入端,数据输出缓冲FIFO模块的数据信号输出端连AXI8位内存映射型主端口M8的数据信号输入端。它用于获得波特率。
-
-
-
-