用于对装置进行验证的方法

    公开(公告)号:CN109840433A

    公开(公告)日:2019-06-04

    申请号:CN201811440547.8

    申请日:2018-11-29

    Abstract: 本揭露提供一种用于对装置进行验证的方法。从物理不可克隆功能接收对质询的噪声响应。产生用于校正所述噪声第一响应的错误码。依据所述噪声第一响应及所述错误码来产生预期响应。存储所述预期响应及对应的第一辅助数据。所述辅助数据包含所述质询及所述错误码。响应于来自装置的验证请求而将所述辅助数据提供到所述装置,所述装置包括所述物理不可克隆功能。

    锁相环路
    4.
    发明公开

    公开(公告)号:CN108988852A

    公开(公告)日:2018-12-11

    申请号:CN201810555357.4

    申请日:2018-06-01

    Abstract: 全数字锁相环路接收用于使全数字锁相环路内的模拟电路运行的模拟输入电源电压。本公开的实施例的全数字锁相环路将模拟输入电源电压按比例调整以提供用于使全数字锁相环路内的数字电路运行的数字输入电源电压。模拟电路包含时间数字转换器以测量全数字锁相环路内的相位误差。时间数字转换器的分辨率至少部分地依赖于数字输入电源电压。数字电路调节数字输入电源电压以稳定在工艺、电压及/或温度变化时的时间数字转换器的分辨率。此稳定的时间数字转换器的分辨率可使得全数字锁相环路保持在工艺、电压及/或温度变化时的固定带内相位噪声。

Patent Agency Ranking