像素阵列基板
    1.
    发明授权

    公开(公告)号:CN113782543B

    公开(公告)日:2023-05-16

    申请号:CN202110766361.7

    申请日:2021-07-07

    Abstract: 一种像素阵列基板包括多条数据线、多条栅极线、多个像素结构及多条转接线。每一像素结构包括一薄膜晶体管、一像素电极及一桥接元件。多个像素结构排成多个像素列。每一数据线具有相对的第一侧与第二侧。一像素列的一像素结构的薄膜晶体管的源极与下一像素列的一像素结构的薄膜晶体管的源极电性连接至同一数据线。像素列的像素结构的薄膜晶体管的漏极与下一像素列的像素结构的薄膜晶体管的漏极位于同一数据线的第一侧。像素列的像素结构的像素电极与下一像素列的像素结构的像素电极分别位于同一数据线的第二侧及第一侧。像素列的像素结构的桥接元件跨越同一数据线及一转接线。

    像素阵列基板
    2.
    发明授权

    公开(公告)号:CN113471222B

    公开(公告)日:2023-06-13

    申请号:CN202110756480.4

    申请日:2021-07-05

    Abstract: 一种像素阵列基板,包括多条数据线、多条栅极线、多个像素结构、多条转接线及第一绝缘层。多条数据线在第一方向上排列。多条栅极线在第二方向上排列。每一像素结构包括主动元件及像素电极。多条转接线在第一方向上排列且电性连接至多条栅极线。第一绝缘层设置于多个像素结构的多个主动元件与多条转接线之间。第一绝缘层具有多个接触窗,且多条转接线通过第一绝缘层的多个接触窗电性连接至多条栅极线。

    显示面板
    3.
    发明授权

    公开(公告)号:CN113097222B

    公开(公告)日:2023-06-02

    申请号:CN202110249955.0

    申请日:2021-03-08

    Abstract: 一种显示面板,包括第一基板、多条扫描线、多条数据线、多个主动元件、第一绝缘层、第二绝缘层以及多个像素电极。多条扫描线及多条数据线设置于第一基板上。多个主动元件分别电性连接对应的扫描线及对应的数据线。第一绝缘层配置于第一基板上且具有多个开口,其中多条扫描线与多条数据线分别围绕对应的开口。第二绝缘层覆盖于多条扫描线、多条数据线、多个主动元件、第一绝缘层及第一基板上。第二绝缘层包括平坦部、凸台部及沟槽。平坦部覆盖开口,沟槽围绕凸台部,且凸台部的顶面高度高于平坦部的顶面高度。多个像素电极分别电性连接对应的主动元件。

    显示面板
    4.
    发明公开

    公开(公告)号:CN113097222A

    公开(公告)日:2021-07-09

    申请号:CN202110249955.0

    申请日:2021-03-08

    Abstract: 一种显示面板,包括第一基板、多条扫描线、多条数据线、多个主动元件、第一绝缘层、第二绝缘层以及多个像素电极。多条扫描线及多条数据线设置于第一基板上。多个主动元件分别电性连接对应的扫描线及对应的数据线。第一绝缘层配置于第一基板上且具有多个开口,其中多条扫描线与多条数据线分别围绕对应的开口。第二绝缘层覆盖于多条扫描线、多条数据线、多个主动元件、第一绝缘层及第一基板上。第二绝缘层包括平坦部、凸台部及沟槽。平坦部覆盖开口,沟槽围绕凸台部,且凸台部的顶面高度高于平坦部的顶面高度。多个像素电极分别电性连接对应的主动元件。

    电子装置
    5.
    发明授权

    公开(公告)号:CN113035066B

    公开(公告)日:2022-12-02

    申请号:CN202110259996.8

    申请日:2021-03-10

    Abstract: 一种电子装置,包括基板、横向信号线、第一纵向信号线、第二纵向信号线、第一绝缘层以及共用电极。第一纵向信号线与横向信号线相交,且连接横向信号线的其中一条。第二纵向信号线与第一纵向信号线相邻且平行。第一绝缘层覆盖第一纵向信号线与第二纵向信号线。第一绝缘层具有沟槽,其中沟槽沿着第一纵向信号线与第二纵向信号线延伸,且沟槽在基板的投影位于第一纵向信号线在基板的投影与第二纵向信号线在基板的投影之间。共用电极覆盖于第一绝缘层上及沟槽的表面。

    像素阵列基板
    6.
    发明公开

    公开(公告)号:CN113838865A

    公开(公告)日:2021-12-24

    申请号:CN202110773191.5

    申请日:2021-07-08

    Abstract: 一种像素阵列基板包括多个像素结构、多条数据线、多个扫描线组、多个转接线组、多个连接端子组及多个桥接线组。多条数据线电性连接至多个像素结构,且沿第一方向排列。每一扫描线组包括沿第二方向排列的多条扫描线。多个扫描线组的多条扫描线电性连接至多个像素结构。每一转接线组包括沿着第一方向排列的多条转接线。每一转接线组的多条转接线电性连接至对应的扫描线组的多条扫描线。多个桥接线组在结构上分离。每一桥接线组电性连接至对应的转接线组及对应的连接端子组。

    像素阵列基板
    7.
    发明公开

    公开(公告)号:CN113471222A

    公开(公告)日:2021-10-01

    申请号:CN202110756480.4

    申请日:2021-07-05

    Abstract: 一种像素阵列基板,包括多条数据线、多条栅极线、多个像素结构、多条转接线及第一绝缘层。多条数据线在第一方向上排列。多条栅极线在第二方向上排列。每一像素结构包括主动元件及像素电极。多条转接线在第一方向上排列且电性连接至多条栅极线。第一绝缘层设置于多个像素结构的多个主动元件与多条转接线之间。第一绝缘层具有多个接触窗,且多条转接线通过第一绝缘层的多个接触窗电性连接至多条栅极线。

    像素结构
    8.
    发明公开

    公开(公告)号:CN105336755A

    公开(公告)日:2016-02-17

    申请号:CN201510710446.8

    申请日:2015-10-28

    Abstract: 本发明提供了一种像素结构,其包括多个扫描线、多个数据线以及多个子像素。扫描线及数据线互相交错设置于基板上。子像素包括开关元件、接触图案层、彩色滤光图案层以及像素电极。开关元件分别与一条扫描线及一条数据线电连接。接触图案层与彩色滤光图案层配置于基板与开关元件上,接触图案层覆盖至少两个相邻开关元件的部分区域,至少两个彩色滤光图案层分别具有一缺口,且接触图案层对应设置于缺口中。像素电极配置于彩色滤光图案层、接触图案层与开关元件上,至少一像素电极部分设置于彩色滤光图案层与对应的开关元件之间且电连接。

    像素阵列基板
    9.
    发明授权

    公开(公告)号:CN113838865B

    公开(公告)日:2023-04-28

    申请号:CN202110773191.5

    申请日:2021-07-08

    Abstract: 一种像素阵列基板包括多个像素结构、多条数据线、多个扫描线组、多个转接线组、多个连接端子组及多个桥接线组。多条数据线电性连接至多个像素结构,且沿第一方向排列。每一扫描线组包括沿第二方向排列的多条扫描线。多个扫描线组的多条扫描线电性连接至多个像素结构。每一转接线组包括沿着第一方向排列的多条转接线。每一转接线组的多条转接线电性连接至对应的扫描线组的多条扫描线。多个桥接线组在结构上分离。每一桥接线组电性连接至对应的转接线组及对应的连接端子组。

    像素阵列基板
    10.
    发明公开

    公开(公告)号:CN113782543A

    公开(公告)日:2021-12-10

    申请号:CN202110766361.7

    申请日:2021-07-07

    Abstract: 一种像素阵列基板包括多条数据线、多条栅极线、多个像素结构及多条转接线。每一像素结构包括一薄膜晶体管、一像素电极及一桥接元件。多个像素结构排成多个像素列。每一数据线具有相对的第一侧与第二侧。一像素列的一像素结构的薄膜晶体管的源极与下一像素列的一像素结构的薄膜晶体管的源极电性连接至同一数据线。像素列的像素结构的薄膜晶体管的漏极与下一像素列的像素结构的薄膜晶体管的漏极位于同一数据线的第一侧。像素列的像素结构的像素电极与下一像素列的像素结构的像素电极分别位于同一数据线的第二侧及第一侧。像素列的像素结构的桥接元件跨越同一数据线及一转接线。

Patent Agency Ranking