-
公开(公告)号:CN114882828B
公开(公告)日:2025-04-11
申请号:CN202210624332.1
申请日:2022-06-02
Applicant: 友达光电股份有限公司
IPC: G09G3/30
Abstract: 本发明提供一种栅极驱动电路以及显示面板。栅极驱动电路的第n级的移位暂存电路包括发光信号产生电路、发光信号控制电路、重置信号产生电路以及重置信号控制电路。发光信号产生电路具有节点输出发光信号至像素阵列。发光信号控制电路以及重置信号产生电路耦接于节点。在第一重置阶段期间内,重置信号产生电路反应于发光信号来产生被致能的重置信号。在第二重置阶段期间内,重置信号控制电路反应于发光信号来使重置信号被禁能。
-
公开(公告)号:CN117524061A
公开(公告)日:2024-02-06
申请号:CN202311507327.3
申请日:2023-11-13
Applicant: 友达光电股份有限公司
IPC: G09G3/20 , G09G3/3225
Abstract: 本发明公开一种显示装置及其驱动方法。在显示装置中,显示面板具有交错排列的多个第一像素列以及多个第二像素列。在第一时间区间中,第一栅极驱动器以第一驱动方式依序地驱动第一像素列。在第二时间区间中,第二栅极驱动器以第一驱动方式依序地驱动第二像素列。在第三时间区间中,第三栅极驱动器以第二驱动方式依序地驱动第一像素列。在第四时间区间中,第四栅极驱动器以第二驱动方式依序地驱动第二像素列。第一驱动方式以及第二驱动方式的其中之一为脉冲振幅调变的驱动方式,其中之另一为脉波宽度调变的驱动方式。
-
公开(公告)号:CN115763571A
公开(公告)日:2023-03-07
申请号:CN202211606354.1
申请日:2022-12-14
Applicant: 友达光电股份有限公司
IPC: H01L29/786 , H01L29/423 , H01L27/15 , H10K59/121
Abstract: 本发明公开一种主动元件及显示装置,其中该主动元件包括基板、底栅极、第一栅介电层、半导体结构、第二栅介电层、顶栅极、漏极以及源极。第一栅介电层位于底栅极上。半导体结构位于第一栅介电层上,且包括漏极掺杂区、漏极轻掺杂区、沟道区以及源极掺杂区。漏极轻掺杂区直接连接于漏极掺杂区以及沟道区之间。第二栅介电层位于半导体结构上。顶栅极位于第二栅介电层上。底栅极在基板的顶面的法线方向上至少部分重叠于漏极轻掺杂区。底栅极在法线方向上不重叠于顶栅极。底栅极与顶栅极分别电连接至不同的信号源。
-
-
公开(公告)号:CN114842795B
公开(公告)日:2024-03-12
申请号:CN202210684342.4
申请日:2022-06-16
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 一种像素驱动装置,包含驱动晶体管、像素驱动电路、光感测电路及复位及读取电路。驱动晶体管控制发光元件。像素驱动电路耦接于驱动晶体管,并根据第一扫描信号进行复位。像素驱动电路根据第二扫描信号进行补偿。像素驱动电路根据驱动信号控制驱动晶体管,借以驱动发光元件。光感测电路包含节点。光感测电路用以复位节点至驱动信号的电压准位。光感测电路进行感测,借以产生光感测信号。复位及读取电路耦接于像素驱动电路、光感测电路及驱动晶体管。复位及读取电路接收复位及读取信号,借以同时复位像素驱动电路及读取光感测信号。
-
公开(公告)号:CN116386516A
公开(公告)日:2023-07-04
申请号:CN202310372344.4
申请日:2023-04-10
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 本发明提供一种像素电路以及显示面板。像素电路包括发光电路、第一发光控制电路、第二发光控制电路以及第三发光控制电路。第一发光控制电路用以基于第一参考电压以及第二参考电压来产生驱动信号。第二发光控制电路用以根据调制信号、调制控制信号以及第二参考电压来产生发光时间控制信号。第三发光控制电路用以根据发光时间控制信号来决定是否致能驱动信号。在维持期间内,第二发光控制电路基于第一控制电压以及第二控制电压来使调制信号维持在第三参考电压。
-
-
公开(公告)号:CN115061528A
公开(公告)日:2022-09-16
申请号:CN202210847810.5
申请日:2022-07-19
Applicant: 友达光电股份有限公司
IPC: G05F1/567
Abstract: 本发明公开了一种参考电压产生电路。参考电压产生电路包括电流镜、第一晶体管、第二晶体管、第三晶体管、第四晶体管及第五晶体管。电流镜提供第一镜射电流至第一晶体管,提供第二镜射电流至第三晶体管,并且提供第三镜射电流至第五晶体管。第二晶体管与第三晶体管串接以提供第一晶体管的栅极电压。第四晶体管与第五晶体管串接以提供参考电压。第二晶体管及第四晶体管的导通临界电压大于第一晶体管、第三晶体管及第五晶体管的导通临界电压。
-
公开(公告)号:CN114882828A
公开(公告)日:2022-08-09
申请号:CN202210624332.1
申请日:2022-06-02
Applicant: 友达光电股份有限公司
IPC: G09G3/30
Abstract: 本发明提供一种栅极驱动电路以及显示面板。栅极驱动电路的第n级的移位暂存电路包括发光信号产生电路、发光信号控制电路、重置信号产生电路以及重置信号控制电路。发光信号产生电路具有节点输出发光信号至像素阵列。发光信号控制电路以及重置信号产生电路耦接于节点。在第一重置阶段期间内,重置信号产生电路反应于发光信号来产生被致能的重置信号。在第二重置阶段期间内,重置信号控制电路反应于发光信号来使重置信号被禁能。
-
公开(公告)号:CN116052577A
公开(公告)日:2023-05-02
申请号:CN202310110615.9
申请日:2023-02-13
Applicant: 友达光电股份有限公司
IPC: G09G3/20 , G09G3/3208 , H05B45/30 , H05B45/325 , H05B45/31
Abstract: 一种显示装置。显示装置包括包括像素阵列以及多个发光驱动电路。像素阵列具有以阵列排列的多个像素。发光驱动电路耦接至像素阵列,并且提供按序致能多个发光信号,其中各个发光信号提供至这些像素中多个相邻列的像素。
-
-
-
-
-
-
-
-
-