-
公开(公告)号:CN117855220A
公开(公告)日:2024-04-09
申请号:CN202410026315.7
申请日:2024-01-08
Applicant: 友达光电股份有限公司
Abstract: 本发明提供一种显示装置,包含发光元件设置于阵列基板上。阵列基板包含基材、开关元件、绝缘层、连接层、导电层及间隔层。开关元件设置于基材上。绝缘层设置于开关元件上,且具有穿孔。连接层设置于绝缘层上并通过穿孔电性连接开关元件。导电层设置于连接层上,且具有电性连接连接层的接垫,其中发光元件电性连接接垫以电性连接开关元件。间隔层设置于连接层与导电层之间,导电层延伸至间隔层上并于基材上正投影形成第一正投影区域,每一发光元件于基材上正投影形成第二正投影区域,穿孔位于第一正投影区域内,而不位于多个第二正投影区域内。
-
公开(公告)号:CN116469337A
公开(公告)日:2023-07-21
申请号:CN202310650704.2
申请日:2023-06-02
Applicant: 友达光电股份有限公司 , 林志隆
IPC: G09G3/30 , G09G3/32 , G09G3/3233
Abstract: 本发明提供像素电路及其驱动方法。在像素电路中,驱动电路依据发光控制信号以产生导通电流。第一电压调整器依据发光控制信号、第三源极驱动信号、第一数据电压以及参考电压调整第一控制端的电压电平,并依据第一控制端的电压电平产生第一驱动电流。第二电压调整器依据第一、第二与第四源极驱动信号、第二数据电压以及参考电压调整第二控制端的电压电平,并依据第二控制端的电压电平产生第二驱动电流。于第一操作模式下,导通电流的大小为第一驱动电流的电流值。于第二操作模式下,导通电流的大小为第一驱动电流以及第二驱动电流的总和的电流值。
-
公开(公告)号:CN116052577A
公开(公告)日:2023-05-02
申请号:CN202310110615.9
申请日:2023-02-13
Applicant: 友达光电股份有限公司
IPC: G09G3/20 , G09G3/3208 , H05B45/30 , H05B45/325 , H05B45/31
Abstract: 一种显示装置。显示装置包括包括像素阵列以及多个发光驱动电路。像素阵列具有以阵列排列的多个像素。发光驱动电路耦接至像素阵列,并且提供按序致能多个发光信号,其中各个发光信号提供至这些像素中多个相邻列的像素。
-
公开(公告)号:CN115061528B
公开(公告)日:2023-04-28
申请号:CN202210847810.5
申请日:2022-07-19
Applicant: 友达光电股份有限公司
IPC: G05F1/567
Abstract: 本发明公开了一种参考电压产生电路。参考电压产生电路包括电流镜、第一晶体管、第二晶体管、第三晶体管、第四晶体管及第五晶体管。电流镜提供第一镜射电流至第一晶体管,提供第二镜射电流至第三晶体管,并且提供第三镜射电流至第五晶体管。第二晶体管与第三晶体管串接以提供第一晶体管的栅极电压。第四晶体管与第五晶体管串接以提供参考电压。第二晶体管及第四晶体管的导通临界电压大于第一晶体管、第三晶体管及第五晶体管的导通临界电压。
-
-
公开(公告)号:CN114842795A
公开(公告)日:2022-08-02
申请号:CN202210684342.4
申请日:2022-06-16
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 一种像素驱动装置,包含驱动晶体管、像素驱动电路、光感测电路及复位及读取电路。驱动晶体管控制发光元件。像素驱动电路耦接于驱动晶体管,并根据第一扫描信号进行复位。像素驱动电路根据第二扫描信号进行补偿。像素驱动电路根据驱动信号控制驱动晶体管,借以驱动发光元件。光感测电路包含节点。光感测电路用以复位节点至驱动信号的电压准位。光感测电路进行感测,借以产生光感测信号。复位及读取电路耦接于像素驱动电路、光感测电路及驱动晶体管。复位及读取电路接收复位及读取信号,借以同时复位像素驱动电路及读取光感测信号。
-
公开(公告)号:CN112750394B
公开(公告)日:2022-03-01
申请号:CN202010972199.X
申请日:2020-09-16
Applicant: 友达光电股份有限公司 , 林志隆
IPC: G09G3/32 , G09G3/3208
Abstract: 本发明提供像素电路。像素电路包括第一电压调整电路、发光元件、补偿电路以及第二电压调整电路。第一电压调整电路具有第一节点以及第二节点,并依据第一控制信号、第三控制信号以及发光信号以调整第一节点以及第二节点的电压电平。发光元件具有阳极端以及阴极端。补偿电路具有第三节点,并依据第二控制信号以及第三节点的电压电平以调整第一节点的电压电平。第二电压调整电路具有第四节点,并依据第一控制信号、第三控制信号、发光信号以及开关控制信号以调整第三节点以及第四节点的电压电平。
-
-
公开(公告)号:CN111402808A
公开(公告)日:2020-07-10
申请号:CN202010382551.4
申请日:2020-05-08
Applicant: 友达光电股份有限公司
IPC: G09G3/3208 , G09G3/32
Abstract: 一种像素电路、像素结构与相关的像素矩阵,像素电路包含驱动晶体管、发光单元、发光控制电路、补偿电路、存储电容与写入电路。发光控制电路用于选择性地将发光单元导通至驱动晶体管。补偿电路耦接于发光控制电路与驱动晶体管的控制端,用于与驱动晶体管形成二极管连接结构。存储电容包含第一端和第二端。存储电容的第一端耦接于驱动晶体管的控制端。发光控制电路用于选择性地将存储电容的第二端导通至第一电源端。写入电路用于提供不同电压至存储电容的第一端与存储电容的第二端。
-
公开(公告)号:CN104112421A
公开(公告)日:2014-10-22
申请号:CN201410305305.3
申请日:2014-06-30
Applicant: 友达光电股份有限公司
CPC classification number: G11C19/28 , G09G2310/0267 , G09G2310/0286 , H03K17/161
Abstract: 本发明公开了一种栅极驱动电路具有多个移位寄存器。每一移位寄存器具有至少三个输入端、两个信号输入端、上拉电路、驱动电路、稳压下拉控制电路以及稳压下拉电路。三个输入端分别接收不同的时脉信号。每一移位寄存器的驱动电路及稳压下拉控制电路系受控于上述三个不同的时脉信号,以避免因驱动电路的寄生电容的耦合效应而产生突波,并提升整体栅极驱动电路的稳定性。
-
-
-
-
-
-
-
-
-